電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>工業(yè)控制>IDT PCIe時序3.3V PCIe時鐘發(fā)生器 只消耗五分之一的功率

IDT PCIe時序3.3V PCIe時鐘發(fā)生器 只消耗五分之一的功率

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

Silicon Labs推出業(yè)界最小最節(jié)能的PCI Express時鐘

高性能模擬與混合信號IC領(lǐng)導(dǎo)廠商Silicon Labs (芯科實驗室有限公司, NASDAQ: SLAB)今日宣布推出新型1路和2路輸出PCI Express(PCIe時鐘發(fā)生器,該PCIe時鐘發(fā)生器具有業(yè)界最小封裝和最低功耗,進(jìn)一步擴(kuò)展其在業(yè)界領(lǐng)先的PCIe時鐘解決方案。
2013-05-23 10:27:241237

Mouser供貨IDT 3.3V PCIe時鐘發(fā)生器 超低功耗帶來出色的散熱表現(xiàn)

貿(mào)澤電子 (Mouser Electronics) 即日起開始分銷Integrated Device Technology (IDT) 推出的9FGL PCI Express (PCIe時鐘發(fā)生器。
2015-07-30 10:14:421230

IDT推出其低功率可編程時鐘發(fā)生器

業(yè)界領(lǐng)先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發(fā)生器,為消耗品和計算系統(tǒng)創(chuàng)造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178

Silicon Labs推業(yè)界最廣泛的汽車級AEC-Q100認(rèn)證的時鐘發(fā)生器

 新型AEC-Q100認(rèn)證的時鐘發(fā)生器、緩沖器、PCIe時鐘和緩沖器滿足廣泛的車輛自動化應(yīng)用需求。
2019-09-24 14:25:08896

Diodes推出PCIe 5.0時鐘發(fā)生器與緩沖器為服務(wù)器、IPC、網(wǎng)絡(luò)、數(shù)據(jù)中心等應(yīng)用提供前向兼容性

PCIe 時鐘發(fā)生器的 PI6CG33xxxC 系列產(chǎn)品與 PCIe 時鐘緩沖器的 PI6CB33xxxx 系列產(chǎn)品分別包含八個與九個裝置,提供多樣選擇,例如輸出數(shù)與輸出阻抗。
2020-03-10 11:49:35964

48V輸入和3.3V/30A輸出的四分之一磚型封裝有源鉗位正向

描述PMP4804 參考設(shè)計可通過標(biāo)準(zhǔn) 48V 電信輸入提供 3.3V(100W 時),功率達(dá)到 94% 以上。此設(shè)計使用 UCC2897A 有源鉗位控制和 CSD16401Q5A 同步整流。該電路內(nèi)置行業(yè)標(biāo)準(zhǔn)四分之一磚型封裝。
2018-11-28 15:37:03

PCIE卡為什么不用到主板給的3.3V電壓

用過好多PCIE網(wǎng)卡與PCIE SAS卡,很多都在卡上通過DCDC把12V轉(zhuǎn)為3.3V,為何不直接使用主板提供的3.3V呢?沒想明白
2019-03-14 10:38:59

款九端口PCIe時鐘緩沖

SI53159-EVB,用于PoE無線接入點的100至210MHz時鐘發(fā)生器評估板。 Si53159是款九端口PCIe時鐘緩沖,符合PCIe Gen1,Gen2和Gen3標(biāo)準(zhǔn)
2020-08-27 12:20:38

時鐘IC怎么滿足高性能時序需求?

時鐘設(shè)備設(shè)計使用 I2C 可編程小數(shù)鎖相環(huán) (PLL),可滿足高性能時序需求,這樣可以產(chǎn)生零 PPM(百萬分之一)合成誤差的頻率。高性能時鐘 IC 具有多個時鐘輸出,用于驅(qū)動打印機(jī)、掃描儀和路由
2019-08-12 06:50:43

時鐘發(fā)生器AD9577資料分享

概述:AD9577是款既提供個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡(luò)時鐘應(yīng)用而優(yōu)化。PLL設(shè)計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)
2021-04-06 06:49:57

時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換的影響

時鐘發(fā)生器、相位噪聲和抖動對數(shù)據(jù)轉(zhuǎn)換(ADC和DAC)的動態(tài)范圍和線性度的影響。文中將就時鐘抖動對轉(zhuǎn)換SNR的影響進(jìn)行理論分析,同時介紹運(yùn)用ADI高性能時鐘發(fā)生器得到的仿真結(jié)果。ADI開發(fā)了個獨特
2018-10-18 11:29:03

時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數(shù)據(jù)轉(zhuǎn)換?

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換,在向數(shù)據(jù)轉(zhuǎn)換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。
2019-07-30 07:57:42

AD5422無法滿足千分之一的精度要求怎么解決?

我研發(fā)的項目用到AD5422芯片做模擬量輸出4-20mA,碰到如下問題: 通過配置控制寄存,讓AD5422工作在4-20mA輸出模式,外置的Rset選用的千分之一的15K電阻。但是實測的時候發(fā)現(xiàn)
2023-11-23 06:35:44

AD9520-3BCPZ時鐘發(fā)生器

`AD9520-3BCPZ時鐘發(fā)生器產(chǎn)品介紹AD9520-3BCPZ詢價熱線AD9520-3BCPZ現(xiàn)貨AD9520-3BCPZ代理王先生***深圳市首質(zhì)誠科技有限公司, AD9520-3提供多路
2019-07-09 11:50:41

AD9571ACPZPEC時鐘發(fā)生器銷售

`AD9571ACPZPEC時鐘發(fā)生器產(chǎn)品介紹AD9571ACPZPEC詢價熱線AD9571ACPZPEC現(xiàn)貨AD9571ACPZPEC代理王先生***深圳市首質(zhì)誠科技有限公司, AD9571具有
2019-07-09 10:19:09

HX711模塊能實現(xiàn)萬分之一精度嗎?

如題,HX711模塊能實現(xiàn)萬分之一精度嗎?怎么寫處理程序呢?
2017-04-07 16:56:17

RK3568硬件開發(fā)筆記之固態(tài)硬盤電路設(shè)計

、和參考時鐘;  4、PCIE3.0默認(rèn)接SSD固態(tài)硬盤,電流般在3A以內(nèi),電壓3.3V;  第三節(jié):rk3568 pcie3.0對于clk的處理  RK開發(fā)文檔明確指出,PCIE30和EP設(shè)備連接
2023-03-17 15:01:42

labview如何制作三分之一倍頻程圖

分之一倍頻程圖主要是需要自定義橫軸數(shù)值,可是不知道該怎么實現(xiàn),有大神了解嗎?
2017-03-29 21:31:38

rk3568硬件開發(fā)筆記(第四篇 ) 固態(tài)硬盤電路設(shè)計

、其他信號有復(fù)位、喚醒、和參考時鐘;4、PCIE3.0默認(rèn)接SSD固態(tài)硬盤,電流般在3A以內(nèi),電壓3.3V; 第三節(jié):rk3568 pcie3.0對于clk的處理 RK開發(fā)文檔明確指出,PCIE
2023-03-06 08:46:45

為i.MX8M Plus添加了時鐘發(fā)生器5P49V6965作為主時鐘源的問題求解

我為 i.MX8M Plus 添加了時鐘發(fā)生器 5P49V6965 作為主時鐘源,并更新了設(shè)備樹文件,如下所示。我的問題是下面的修改是正確的???imx8mp-evk.dts&i2c4
2023-02-28 08:29:34

分之一電阻

有人昨天關(guān)于個二分之一電阻二極管測試的問題(我是新手)。討論了很久。希望高手幫助解決下。具體情況如下:關(guān)于二分之一電阻二極管如何測試能夠知道得出的參數(shù)和客戶要求的參數(shù)致。然后朋友就說了
2013-06-24 10:41:42

何謂四分之一波長的天線?如何去制作四分之一波長的天線?

何謂四分之一波長的天線?如何去制作四分之一波長的天線?
2021-05-25 07:05:42

使用flexray的例子有問題時,收到flexray框架八分之一錯誤是怎么回事?

當(dāng)我使用flexray的例子有問題時,收到flexray框架 八分之一 錯誤,調(diào)試代碼發(fā)現(xiàn)這個錯誤
2023-04-24 08:15:24

供應(yīng) 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

供應(yīng) 現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-08-18 09:08:58

信號發(fā)生器測量微機(jī)消諧裝置

微機(jī)消諧是可以消除三分之一分頻,二分之一分頻,工頻以及三頻的諧振。是采用信號發(fā)生器,微機(jī)消諧調(diào)成母線的情況下,17Hz,25、50和150Hz所有電壓都調(diào)成0,然后沒有故障產(chǎn)生,當(dāng)信號發(fā)生器電壓
2022-01-13 14:22:26

分之一波長GP天線資料分享

在業(yè)無線電里,四分之一波長的天線應(yīng)該算是最簡單而且效果也不差的種天線 所以它在無線電界里占有相當(dāng)多的比例。舉個例子:如果你有注意的話警車上的天線大部分是四分之一波長的天線,像是你在用的430MHZ
2021-05-11 06:59:13

分之一波長平衡變換的知識介紹

分之一波長平衡變換是1:1變換,輸入輸出阻抗相同,進(jìn)行平衡-不平衡變換。它的應(yīng)用例如在基本半波振子天線中,半波振子天線屬平衡型,同軸電纜屬不平衡型,需要進(jìn)行平衡-不平衡變換。
2021-04-26 06:11:46

分之一磚型雙相同步降壓轉(zhuǎn)換包括BOM及層圖

設(shè)計是采用四分之一磚型封裝的 400W 功率密度設(shè)計。最大組件高度取決于 Coilcraft VER2923-103 電感(0.875 英寸)。主要特色仿真峰值電流模式控制高功率密度外部同步400W 輸出功率標(biāo)準(zhǔn)四分之一磚型封裝
2018-10-09 08:53:18

分之一磚型封裝的860W雙相同步降壓轉(zhuǎn)換包括層圖和原理圖

設(shè)計是采用四分之一磚型封裝的 860W 最大功率密度設(shè)計。最大組件重量取決于 Coilcraft VER2923-103 電感(0.875 英寸)。主要特色四分之一磚型封裝高功率密度:250W/in2雙相
2018-11-13 11:49:44

如何優(yōu)化PCIe應(yīng)用中的時鐘分配

PCI Express? (PCIe?) 是項業(yè)界領(lǐng)先的標(biāo)準(zhǔn)輸入/輸出 (I/O) 技術(shù),是服務(wù)、個人電腦以及其它應(yīng)用中最常用的 I/O 接口之一。該標(biāo)準(zhǔn)多年來不斷發(fā)展,以適應(yīng)更高的數(shù)據(jù)速率
2022-11-22 08:04:25

如何在ML507板上使用時鐘發(fā)生器芯片IDT5V9885?

在我們的設(shè)計中,其中個模塊從外部可配置時鐘發(fā)生器芯片接收其時鐘信號?,F(xiàn)在在我們的ML507上使用這個時鐘發(fā)生器芯片IDT5V9885就在那里任何跳線設(shè)置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30

安森美半導(dǎo)體PCIe時序產(chǎn)品和方案

?! D2:安森美半導(dǎo)體用于服務(wù)系統(tǒng)的時序產(chǎn)品  安森美半導(dǎo)體PCIe時鐘方案具有些共同特性和優(yōu)勢,包括帶單路、雙路及四路輸出的PCIe時鐘合成器;帶1:6、1:8、1:10及1:21扇出的PCIe
2018-10-09 11:38:19

怎么使用個多點信號分配PCIe時鐘?

PCI Express (PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的個非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接引腳通常很昂貴。因此,采用點對點連接的星型結(jié)構(gòu)的PCIe時鐘分配方案就變得
2019-09-26 07:56:41

數(shù)字電路里般四分之一瓦的電阻就足夠了吧?

、做出個產(chǎn)品小樣。言歸正題,像5V電壓的這種單片機(jī)電路,般用多少瓦的電阻合適?我測試用的都是四分之一瓦的,不知道電路實際工作中,四分之一瓦是大了還是小了?
2017-08-26 23:18:23

斯坦福 CG635 供應(yīng) CG635 時鐘發(fā)生器

找不到聯(lián)系方式,請在瀏覽上搜索下,旺貿(mào)通儀器儀 產(chǎn)品型號: CG635美國斯坦福時鐘發(fā)生器信息描述:時鐘可調(diào)頻由0.001Hz到2.05GHz少于1PS的RMS抖動可支持CMOS。PECL,ECL
2019-06-16 12:07:43

是否可以將IMX8MQ-EVK上的PCIE IO電壓修改為3.3V?

我正在努力在 IMX8MQ-EVK 平臺上啟動 88W9098 (PCIE-UART)。由于在 IMX8MQ-EVK 原理圖中,m.2 端口上的 PCIE 線是 1.8V,我不能使用具有 3.3V
2023-03-15 06:46:58

替代PI6C557-05B,RS2CG5705B支持PCIe3.0之4HCSL輸出的時鐘生成器

RS2CG5705B是款符合PCI Express 3.0和以太網(wǎng)要求的擴(kuò)頻時鐘發(fā)生器。該電路用于PC或嵌入式系統(tǒng),以顯著減少電磁干擾(EMI)。RS2CG5705B提供4對差(HCSL)或
2024-01-24 17:31:16

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器

熱賣現(xiàn)貨 CG635 斯坦福 時鐘發(fā)生器 歐陽R:*** QQ:1226365851溫馨提示:如果您找不到聯(lián)系方式,請在瀏覽上搜索下,旺貿(mào)通儀器儀回收工廠或個人、庫存閑置、二手儀器及附件。長期
2020-12-03 08:39:05

用于服務(wù)系統(tǒng)的PCIe時序產(chǎn)品和方案是什么?

不同應(yīng)用市場對時鐘方案有哪些需求?PCIe接口的應(yīng)用優(yōu)勢是什么?用于服務(wù)系統(tǒng)的PCIe時序產(chǎn)品和方案是什么?
2021-05-24 07:08:14

符合PCIe Gen1,Gen2和Gen3標(biāo)準(zhǔn)的9端口PCIe時鐘發(fā)生器

SI52147-EVB,用于PoE無線接入點的時鐘發(fā)生器評估板。 Si52147是款符合PCIe Gen1,Gen2和Gen3標(biāo)準(zhǔn)的9端口PCIe時鐘發(fā)生器
2020-08-27 14:27:11

計算:頻率是2Ghz的四分之一波長線的電長度該怎么計算

頻率是2Ghz的四分之一波長線的電長度該怎么計算啊,換算成ADS里的單位deg
2015-01-19 20:11:22

請教PCIe信號相關(guān)問題

PCIe Switch IDT-89HPES24T6G2,下游端口接了4路PCIe x1,第4路(PE5,pcb中紅色標(biāo)識)無法識別,請教大神們,會是什么原因,設(shè)計有沒有什么問題?差阻抗都按100Ω設(shè)計的,第4路走線最短反而識別不到。。。相關(guān)設(shè)計請見附件。感謝大佬們!??!
2020-01-08 15:02:27

輸入抖動約束是否對PCIe時鐘有效?

我們的設(shè)計利用了PCIe內(nèi)核,該內(nèi)核遇到了時序錯誤。為了確保設(shè)計得到適當(dāng)?shù)募s束,我直在審查所有輸入/輸出延遲,輸入抖動和系統(tǒng)抖動限制。在我們的設(shè)計中,PCIe時鐘源是125MHz振蕩。我無法
2020-08-04 10:31:33

適用于時鐘發(fā)生器的低噪聲電源解決方案包括BOM和原理圖

描述TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發(fā)生器輸出電流高達(dá) 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40

TI時鐘發(fā)生器CDCE6214-Q1

支持第 1-5 代 PCIe 且具有 2 個輸入、4 個輸出和內(nèi)部 EEPROM 的超低功耗時鐘發(fā)生器 Function Clock generator Number
2022-12-02 13:47:15

TI時鐘發(fā)生器CDCI6214

支持 PCIe 第 4 代標(biāo)準(zhǔn)且?guī)膫€可編程輸出和 EEPROM 的超低功耗時鐘發(fā)生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:15

TI時鐘發(fā)生器CDCM9102

低噪聲雙通道 100MHz PCIe 時鐘發(fā)生器 Function Clock generator Number of outputs 2 Output frequency
2022-12-02 13:47:20

TI時鐘發(fā)生器PLL1707-Q1

汽車類 3.3V 雙路 PLL 多時鐘發(fā)生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21

TI時鐘發(fā)生器LMH1983

具有音頻時鐘的 3G/高清/標(biāo)清視頻時鐘發(fā)生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21

TI時鐘發(fā)生器CDCE421A

全集成式寬范圍低抖動晶振時鐘發(fā)生器 Function Clock generator Number of outputs 1 Output frequency (Max
2022-12-02 13:47:28

TI時鐘發(fā)生器CDCM61001

1:1 超低抖動晶振時鐘發(fā)生器 Function Clock generator Number of outputs 1 Output frequency (Max
2022-12-02 13:47:30

TI時鐘發(fā)生器CDCM61002

1:2 超低抖動晶振時鐘發(fā)生器 Function Clock generator Number of outputs 2 Output frequency (Max
2022-12-02 13:47:30

TI時鐘發(fā)生器CDCM61004

1:4 超低抖動晶振時鐘發(fā)生器 Function Clock generator Number of outputs 4 Output frequency (Max
2022-12-02 13:47:30

TI時鐘發(fā)生器PLL1707

8.192MHz 至 36.864MHz、并行控制、3.3V 雙路 PLL 多時鐘發(fā)生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:44

TI時鐘發(fā)生器PLL1708

4.096MHz 至 36.864MHz、串行控制、3.3V 雙路 PLL 多時鐘發(fā)生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:45

TI時鐘發(fā)生器PLL1705

3.3V 雙路 PLL 多時鐘發(fā)生器 Operating temperature range (C) -25 to 85 Rating Catalog 27-MHz
2022-12-02 13:47:45

TI時鐘發(fā)生器PLL1706

8.192MHz 至 36.864MHz、串行控制、3.3V 雙路 PLL 多時鐘發(fā)生器 Function Clock generator Number of outputs 4
2022-12-02 13:47:45

SI52112-B6-GTR,PCI-EXPRESS GEN 3 雙輸出時鐘發(fā)生器

Si52112-B5/B6 是款高性能 PCIe 時鐘發(fā)生器,可從 25 MHz 晶振或時鐘輸入中獲取兩個 PCIe 時鐘時鐘輸出符合 PCIe Gen 1、G
2023-02-13 17:51:33

時鐘發(fā)生器芯片

時鐘發(fā)生器芯片廠家 時鐘芯片是種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2023-12-29 09:29:50

國產(chǎn)時鐘發(fā)生器

時鐘發(fā)生器芯片廠家 時鐘芯片是種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2024-02-04 11:41:14

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘

MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25922

精密時鐘發(fā)生器電路圖

精密時鐘發(fā)生器電路圖
2009-03-25 09:35:221054

振蕩器時鐘發(fā)生器電路圖

振蕩器時鐘發(fā)生器電路圖
2009-04-13 08:54:22720

GPS時鐘發(fā)生器(GPS同步時鐘)的相關(guān)討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運(yùn)轉(zhuǎn)有至關(guān)重要的意義。 那如何利用GPS OEM來進(jìn)行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生
2010-09-17 22:02:441273

Silicon Labs擴(kuò)展其PCIe時鐘發(fā)生器時鐘緩沖器產(chǎn)品組合

Silicon Laboratories (芯科實驗室有限公司)日前宣布擴(kuò)展其PCI Express(PCIe)時鐘發(fā)生器時鐘緩沖器產(chǎn)品組合。
2012-02-02 09:31:561395

DS1086L 3.3V擴(kuò)頻EconOscillator

DS1086L EconOscillator?是一種3.3V、可編程時鐘發(fā)生器,可產(chǎn)生頻率在130kHz至66.6MHz、經(jīng)過頻譜擴(kuò)展(抖動)的方波輸出。
2012-03-22 15:45:06863

10GHz擴(kuò)頻時鐘發(fā)生器的設(shè)計

10GHz擴(kuò)頻時鐘發(fā)生器的設(shè)計_胡帥帥
2017-01-07 21:28:581

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004534

介紹MEMS時鐘發(fā)生器的特點及應(yīng)用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003933

Microchip新推小尺寸MEMS時鐘發(fā)生器

據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達(dá)80%的時鐘元件布板空間。
2018-11-15 16:38:263910

AD9523時鐘發(fā)生器的性能特點及應(yīng)用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003604

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。
2020-11-22 11:34:382667

四通道/雙通道 14 位、125Msps ADC 消耗功率僅為同類器件的三分之一

四通道/雙通道 14 位、125Msps ADC 消耗功率僅為同類器件的三分之一
2021-03-19 09:17:546

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表

AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表

AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441

時鐘發(fā)生器AD9516-0技術(shù)手冊

時鐘發(fā)生器AD9516-0技術(shù)手冊
2022-01-25 15:59:427

Cypress時鐘發(fā)生器的分類,它有哪些應(yīng)用

。Cypress時鐘發(fā)生器兼容大量增值性能,如VCXO,擴(kuò)頻和輸出相位校準(zhǔn),及其兼容流行接口標(biāo)準(zhǔn)的參考時鐘/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806

首顆支持PCIE 5.0的時鐘發(fā)生器CLG52147系列芯片

PCIe 協(xié)議指定標(biāo)準(zhǔn)的參考時鐘為 HCSL 電平的 100 MHz 時鐘,Gen1~Gen4 下要求收發(fā)端參考時鐘精度在 ±300 ppm 以內(nèi),Gen5 要求頻率穩(wěn)定性 ±100 ppm。一顆性能優(yōu)秀的參考時鐘是整個PCIe系統(tǒng)成功的基礎(chǔ)。
2022-07-08 14:19:165617

時鐘發(fā)生器在單軌1.8V電源上運(yùn)行

Integrated Device Technology Inc. (IDT) 發(fā)布了兩款時鐘發(fā)生器,它們采用單軌 1.8V 電源供電,同時無需多個分立時序組件。據(jù) IDT 稱,與市場上可用的解決方案相比,這可減少電路板占用空間并節(jié)省高達(dá) 60% 的功耗。
2022-08-10 15:33:06869

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-03-21 19:21:130

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用于比較測量技術(shù),并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器

極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標(biāo)準(zhǔn)的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-07-07 19:19:110

時鐘合成器和時鐘發(fā)生器的區(qū)別

時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應(yīng)用上有一些區(qū)別。
2023-11-09 10:26:56298

核芯互聯(lián)推出支持PCIe Gen 6的時鐘發(fā)生器CLG440

“核芯互聯(lián)CLG440是一顆專為高性能服務(wù)器、計算中心應(yīng)用推出的支持PCIe 6.0、符合CK440Q標(biāo)準(zhǔn)的高性能時鐘發(fā)生器
2024-01-16 15:57:40281

CDCE6214超低功率時鐘發(fā)生器數(shù)據(jù)表

電子發(fā)燒友網(wǎng)站提供《CDCE6214超低功率時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-02-28 15:38:400

已全部加載完成