完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): Programmable 27 Bit Display Serial Interface Transmitter 數(shù)據(jù)表
SN65LVDS301串行器器件將27個(gè)并行數(shù)據(jù)輸入轉(zhuǎn)換為1,2或3個(gè)子低壓差分信號(hào)(SubLVDS)串行輸出。它從并行CMOS輸入接口加載一個(gè)24位像素位和3個(gè)控制位的移位寄存器。除了27個(gè)數(shù)據(jù)位之外,器件還將一個(gè)奇偶校驗(yàn)位和兩個(gè)保留位添加到一個(gè)30位數(shù)據(jù)字中。每個(gè)字通過像素時(shí)鐘(PCLK)鎖存到器件中。奇偶校驗(yàn)位(奇校驗(yàn))允許接收器檢測(cè)單個(gè)位錯(cuò)誤。串行移位寄存器以像素時(shí)鐘數(shù)據(jù)速率的30,15或10倍上載,具體取決于所使用的串行鏈路數(shù)。像素時(shí)鐘的副本在單獨(dú)的差分輸出上輸出。
FPC布線通常將SN65LVDS301與顯示器互連。與并行信號(hào)相比,LVDS301輸出可將互連的EMI顯著降低20 dB以上。該設(shè)備本身的電磁輻射非常低,符合SAE J1752 /3'M'規(guī)范。
SN65LVDS301支持三種功耗模式(關(guān)斷,待機(jī)和有源)以節(jié)省功耗。發(fā)送時(shí),PLL鎖定到輸入像素時(shí)鐘PCLK,并以數(shù)據(jù)線的線速生成內(nèi)部高速時(shí)鐘。并行數(shù)據(jù)在PCLK的上升沿或下降沿被鎖存,由外部控制信號(hào)CPOL選擇。串行數(shù)據(jù)顯示在串行輸出D0,D1,D2上,帶有從內(nèi)部高速時(shí)鐘產(chǎn)生的重新創(chuàng)建的PCLK,輸出在CLK輸出上。如果PCLK停止,器件進(jìn)入待機(jī)模式以節(jié)省功耗
并行(CMOS)輸入總線提供總線交換功能。 SWAP引腳將像素?cái)?shù)據(jù)的輸入順序配置為R [7:0]。 G [7:0],B [7:0],VS,HS,DE或B [0:7]。 G [0:7],R [0:7],VS,HS,DE。這使PCB設(shè)計(jì)人員能夠靈活地將總線與主機(jī)控制器引腳排列匹配,或?qū)l(fā)送器設(shè)備放置在PCB的頂側(cè)或底部。
兩條鏈路選擇線LS0和LS1控制是否使用1,2或3個(gè)串行鏈接。 TXEN輸入可用于將SN65LVDS301置于關(guān)斷模式。如果輸入時(shí)鐘PCLK停止,SN65LVDS301進(jìn)入有效待機(jī)模式。這樣可以最大限度地降低功耗,而無需控制外部引腳。 SN65LVDS301的特點(diǎn)是可在40°C至85°C的環(huán)境空氣溫度下工作。所有CMOS輸入均提供故障保護(hù)功能,以保護(hù)它們?cè)谏想娖陂g免受損壞,并避免在上電期間電流流入器件輸入。輸入電壓最高可達(dá)2.165 V,可用于所有CMOS輸入,而V DD 介于0V和1.65V之間。
FlatLink is德州儀器的商標(biāo)。
μBGA是德州儀器公司的商標(biāo)。
? |
---|
Protocols |
Function |
Parallel Bus Width (bits) |
Compression Ratio |
ESD (kV) |
Input Compatibility |
Output Compatibility |
Supply Voltage(s) (V) |
Data Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
SN65LVDS301 | SN65LVDS302 | SN65LVDS305 | SN65LVDS306 | SN65LVDS311 | SN65LVDS314 |
---|---|---|---|---|---|
Channel-Link I ? ? | Channel-Link I ? ? | Channel-Link I ? ? | Channel-Link I ? ? | Channel-Link I ? ? | Channel-Link I ? ? |
Serializer ? ? | Deserializer ? ? | Serializer ? ? | Deserializer ? ? | Serializer ? ? | Deserializer ? ? |
27 ? ? | 27 ? ? | 27 ? ? | 27 ? ? | 27 ? ? | 27 ? ? |
27 to 3 ? ? | 27 to 3 ? ? | 27 to 1 ? ? | 27 to 1 ? ? | 27 to 3 ? ? | 27 to 3 ? ? |
2 ? ? | 4 ? ? | 2 ? ? | 4 ? ? | 3 ? ? | 4 ? ? |
CMOS ? ? | LVDS ? ? | CMOS ? ? | LVDS ? ? | CMOS ? ? | LVDS ? ? |
LVDS ? ? | CMOS ? ? | LVDS ? ? | CMOS ? ? | LVDS ? ? | CMOS ? ? |
1.8 ? ? | 1.8 ? ? | 1.8 ? ? | 1.8 ? ? | 1.8 ? ? | 1.8 ? ? |
1755 ? ? | 1755 ? ? | 405 ? ? | 405 ? ? | 1755 ? ? | 1755 ? ? |
Catalog ? ? | Catalog ? ? | Catalog ? ? | Catalog ? ? | Catalog ? ? | Catalog ? ? |
-40 to 85 ? ? | -40 to 85 ? ? | -40 to 85 ? ? | -40 to 85 ? ? | -40 to 85 ? ? | -40 to 85 ? ? |
BGA MICROSTAR JUNIOR ? ? | BGA MICROSTAR JUNIOR ? ? | BGA MICROSTAR JUNIOR ? ? | BGA MICROSTAR JUNIOR ? ? | DSBGA ? ? | VQFN ? ? |
80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? | 80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? | 80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? | 80BGA MICROSTAR JUNIOR: 25 mm2: 5 x 5(BGA MICROSTAR JUNIOR) ? ? | See datasheet (DSBGA) ? ? | 64VQFN: 64 mm2: 8 x 8(VQFN) ? ? |
80BGA MICROSTAR JUNIOR ? ? | 80BGA MICROSTAR JUNIOR ? ? | 80BGA MICROSTAR JUNIOR ? ? | 80BGA MICROSTAR JUNIOR ? ? | 49DSBGA ? ? | 64VQFN ? ? |