0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DS92LV18 18 位總線 LVDS 串行器/解串器 - 15-66 MHz

數(shù)據(jù):

描述

DS92LV18串行器/解串器(SERDES)對(duì)透明地將18位并行總線轉(zhuǎn)換為帶有嵌入式時(shí)鐘信息的BLVDS串行流。通過(guò)消除并行數(shù)據(jù)和時(shí)鐘路徑之間的偏差問(wèn)題,這種單串行流簡(jiǎn)化了在PCB走線和電纜上傳輸18位或更少的總線。它通過(guò)縮小數(shù)據(jù)路徑來(lái)節(jié)省系統(tǒng)成本,從而減少PCB層,電纜寬度,連接器尺寸和引腳。

此SERDES對(duì)包括內(nèi)置系統(tǒng)和器件測(cè)試功能。線路環(huán)回功能使用戶能夠檢查發(fā)送器和接收器的串行數(shù)據(jù)傳輸路徑的完整性,同時(shí)將串行數(shù)據(jù)反序列化為接收器輸出端的并行數(shù)據(jù)。本地環(huán)回功能使用戶能夠從本地并行總線端檢查收發(fā)器的完整性。

DS92LV18在高速I /O上集成了修改后的BLVDS信令。 BLVDS提供低功耗和低噪聲環(huán)境,可通過(guò)串行傳輸路徑可靠地傳輸數(shù)據(jù)。通過(guò)差分?jǐn)?shù)據(jù)路徑的相等和相反的電流通過(guò)將產(chǎn)生的邊緣場(chǎng)耦合在一起來(lái)控制EMI。

特性

  • 15-66 MHz 18:1/1:18串行器/解串器(2.376 Gbps全雙工吞吐量)
  • 獨(dú)立具有獨(dú)立時(shí)鐘,使能和掉電引腳的發(fā)送器和接收器操作
  • 熱插拔保護(hù)(上電高阻抗)和同步(接收器鎖定為隨機(jī)數(shù)據(jù))
  • 寬±5%使用本地生成的時(shí)鐘進(jìn)行簡(jiǎn)單系統(tǒng)設(shè)計(jì)的參考時(shí)鐘頻率容差
  • 線路和本地環(huán)回模式
  • 背板和電纜上的魯棒BLVDS串行傳輸,以實(shí)現(xiàn)低EMI
  • 無(wú)需外部編碼
  • 內(nèi)部PLL,無(wú)需外部PLL元件
  • 單+ 3.3V電源
  • 低功耗:90mA(典型值)發(fā)送器,100mA( (典型值)66 MHz,PRBS-15模式
  • ±100 mV接收器輸入閾值
  • 鎖定檢測(cè)和報(bào)告引腳丟失
  • 工業(yè)-40至+85 °C溫度范圍
  • > 2.0kV HBM ESD
  • 緊湊型標(biāo)準(zhǔn)80引腳LQFP封裝

所有商標(biāo)均為其各自所有者的財(cái)產(chǎn)。

參數(shù) 與其它產(chǎn)品相比?SerDes/信道鏈路

?
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
DS92LV18
Channel-Link I ? ?
SerDes ? ?
18 ? ?
18 to 1 ? ?
2 ? ?
LVTTL
BLVDS ? ?
LVDS
BLVDS
LVTTL ? ?
3.3 ? ?
2376 ? ?
Catalog ? ?
-40 to 85 ? ?
LQFP ? ?
80LQFP: 196 mm2: 14 x 14(LQFP) ? ?
80LQFP ? ?

方框圖 (2)

技術(shù)文檔

數(shù)據(jù)手冊(cè)(1)
元器件購(gòu)買 DS92LV18 相關(guān)庫(kù)存