電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA布線為什么會擁塞呢?如何解決呢

FPGA布線為什么會擁塞呢?如何解決呢

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

為何要進(jìn)行擁塞控制?如何知道網(wǎng)絡(luò)的擁塞情況?

大家可能都聽說過擁塞控制和流量控制,想必也有一些人可能還分不清擁塞控制和流量控制,進(jìn)而把他們當(dāng)作一回事。擁塞控制和流量控制雖然采取的動作很相似,但擁塞控制與網(wǎng)絡(luò)的擁堵情況相關(guān)聯(lián),而流量控制與接收
2020-11-03 11:02:086532

何解FPGA布局布線擁塞問題呢?有哪些方法?

14.2節(jié)提到的問題①,即設(shè)計中有很大的扇出,對于如何獲知該扇出信號有多種途徑。常見的途徑是通過FPGAEditor(Xilinx)或者Fitter里Resource Section
2024-03-20 17:33:34490

51單片機(jī)燒錄程序為什么異常

51單片機(jī)燒錄程序為什么異常?是哪些造成的?
2021-09-09 07:08:08

FPGA+DA怎么實現(xiàn)調(diào)相,不是數(shù)字調(diào)制

FPGA+DA怎么實現(xiàn)調(diào)相,不是數(shù)字調(diào)制。就是用一個正弦波的峰值來控制載波的相位,這個要怎么在FPGA中實現(xiàn)?希望大神能給個思路,我開始是想調(diào)制波直接用DDS IP核生成,然后用起幅值作為地址去查找表,表中存的是載波幅值,然后輸出,但是結(jié)果一直不對。
2017-06-29 16:00:24

FPGA布線開關(guān)的電路設(shè)計

FPGA布線開關(guān)的電路設(shè)計1 研究方法及其條件假定2 導(dǎo)通晶體管布線開關(guān)設(shè)計 2.1導(dǎo)通晶體管布線開關(guān)尺寸優(yōu)化2.2 導(dǎo)通晶體管存在的問題及其改進(jìn)3 三態(tài)緩沖布線開關(guān)的設(shè)計3.1三態(tài)緩沖器尺寸優(yōu)化3.2 三態(tài)緩沖布線開關(guān)的缺點及其改進(jìn)4 各種布線開關(guān)性能比較及其建議
2011-03-02 09:50:16

FPGA中組合邏輯門占用資源過多怎么降低?

FPGA中組合邏輯門占用資源過多怎么降低?有什么方法嗎?
2023-04-23 14:31:17

FPGA去耦電容如何布局布線

`各位大神,請問FPGA去耦電容如何布局、布線?1.根據(jù)文檔,一般去耦電容的數(shù)量都少于電源引腳,那么去耦電容要放到哪些管腳旁邊?2.以下三種方案哪種好?2.1電容放在PCB top層FPGA外圍
2017-08-22 14:57:10

FPGA在IoT中有著哪些應(yīng)用

FPGA在IoT中有著哪些應(yīng)用?
2021-10-18 06:15:47

FPGA的reset信號需要加什么SDC約束

FPGA的reset信號需要加什么SDC約束?
2023-04-23 11:38:24

FPGA的編程機(jī)理是什么

CPLD 是可以等價于 GAL 的陣列,編程的數(shù)學(xué)模型是基于多項式的乘用與門電路實現(xiàn),而多項式的加用或門電路實現(xiàn)。那么我們 FPGA 的編程機(jī)理是什么?它為什么能夠?qū)崿F(xiàn)我們?nèi)我獾暮瘮?shù)表達(dá)式?我們
2021-07-30 06:39:06

FPGA芯片主要由哪幾部分組成

FPGA芯片有何功能?FPGA芯片主要由哪幾部分組成?
2021-10-29 06:07:41

FPGA,該如何抉擇

方面的) 對C語言熟悉,但VHDL又和C語言半毛錢關(guān)系沒有。 現(xiàn)在都不知道是否要繼續(xù)下去了,現(xiàn)在的困惑是要不要繼續(xù)下去呢 。現(xiàn)在想是應(yīng)該重新去找個用得著C語言的和硬件又有關(guān)聯(lián)的(比如嵌入式)的工作,還是把這FPGA繼續(xù)學(xué)下去? 搞FPGA有前途嗎? 望論壇里的前輩能給點建議嗎? 先謝謝各位了!
2014-07-06 21:29:24

AP模式下無法獲取IP有沒有大佬知道要如何解決這個問題

LWIP_USING_DHCPD#define DHCPD_SERVER_IP "192.168.169.1"#define DHCPD_USING_ROUTER發(fā)現(xiàn)DHCP也打開了,請問有沒有小伙伴和我遇到一樣的問題?請問有沒有大佬知道要如何解決這個問題?
2022-11-04 14:10:18

AP模式下無法獲取IP有沒有大佬知道要如何解決這個問題

LWIP_USING_DHCPD#define DHCPD_SERVER_IP "192.168.169.1"#define DHCPD_USING_ROUTER發(fā)現(xiàn)DHCP也打開了,請問有沒有小伙伴和我遇到一樣的問題?請問有沒有大佬知道要如何解決這個問題?謝謝
2022-10-11 11:06:14

BGA封裝的PCB布線可靠性

目前,無論是ARM、DSP、FPGA等大多數(shù)封裝基本上都是BGA或MBGA,BGA在PCB布線上的可靠性還都基本上能滿足,但是MBGA封裝的:間距在0.5mm一下的,在PCB中布線到PCB加工制成,特別對于高速信號來說,布線造成信號完整性的問題及制版質(zhì)量問題,請教各位大俠,如何解決???
2022-04-23 23:15:51

GPIO為什么不輸出高電平

GPIO為什么不輸出高電平?GPIO為什么不輸出低電平
2021-09-24 14:02:45

HDL怎樣對LC單元布線

我們用HDL對硬件進(jìn)行編程,但FPGA的最小邏輯單元LC之間是沒有連線的,編程之后是通過什么裝置對LC布線的?各個LC又是通過什么相連的?就像熔絲、反熔絲那樣可以理解,但其他的是怎樣的?
2013-08-14 10:25:52

IAR仿真為什么失敗

IAR仿真為什么失敗?怎樣去解決IAR仿真失敗的問題?
2022-01-27 07:26:20

IBUF和OBUF在FPGA中有什么作用?

IBUF和OBUF在FPGA中有什么作用?見圖1.圖2中語句是什么語法?那個#是什么意思?謝謝!
2016-10-11 13:52:11

LED測試板為什么完全沒有調(diào)光效果

LED測試板為什么完全沒有調(diào)光效果?是什么原因?qū)е碌??怎樣去解決這個調(diào)光問題?
2021-11-12 06:09:20

LabView用了一時間,就會很卡,是為什么??求有何解.

LabView用了一時間,就會很卡,是為什么??求有何解決辦法
2014-08-29 09:13:20

MCU、DSP和FPGA有何關(guān)系

為什么MCU、DSP和FPGA會同時存在?MCU、DSP和FPGA有何關(guān)系?
2021-11-12 06:09:50

PADS Layout布局布線有什么技巧

PADS Layout布局布線有什么技巧?有什么心得分享下吧,沒找到感覺啊。。。。
2014-12-31 11:20:49

PCB板中的布線與飛線有什么區(qū)別?

PCB板中的布線與飛線有什么區(qū)別?它們之間又有何聯(lián)系?
2023-04-10 16:53:58

PCB自動布線時過孔和焊盤靠得太近怎么解決?

PCB自動布線時過孔和焊盤靠得太近怎么解決?
2023-04-11 15:28:39

STM32板與FPGA有哪些不同之處

STM32板與FPGA有哪些不同之處?
2021-10-09 09:00:32

ch9141無法進(jìn)入at模式如何解?

應(yīng)答,換行符是crlf,波特率為默認(rèn)的115200,其他選項均未更改,十六進(jìn)制發(fā)送和正常發(fā)送均嘗試過,請教各位該問題如何解?感激不盡!
2022-08-09 06:20:37

imx6q eim總線連接fpga,signal Tap顯示進(jìn)行了多次寫操作,為什么這樣?

我們使用 mmap 映射 eim 總線地址,fpga.driver.c:然后我們在應(yīng)用程序中定義一個緩沖區(qū)來測試,fpga_app.c:這里只進(jìn)行了一次寫操作,但是signal Tap顯示進(jìn)行了多次寫操作,為什么這樣?
2023-04-04 08:38:20

max197自帶的AD進(jìn)行采樣時,為什么被測信號疊加噪聲?

這個噪聲是否和布線有關(guān)系,請問如何解決.是不是和布線有關(guān)系,用197采樣時,我無意中把197的電源結(jié)了模擬電源。 2.如果是布線問題,那么PIC如何布線?
2024-02-22 08:27:16

pwm的使能沒有辦法打開這個問題如何解

pwm的使能沒有辦法打開,這個問題如何解?謝謝
2021-12-28 07:27:39

stm32mp157dk1 STlink端口無效,boot開關(guān)為USB但下載系統(tǒng)出錯如何解?

你好,電腦已安裝STlink驅(qū)動,但此開發(fā)板STlink端口連接電腦卻沒有提示,請問如何解? 電腦連接cn7來下載系統(tǒng)但顯示0xF1出錯,請問如何解
2024-03-18 06:45:47

為什么AD布線時間距錯誤?

布線的時候莫名其妙的出現(xiàn)這種錯誤,明明是同網(wǎng)絡(luò),為什么會報錯?
2019-09-26 00:12:42

為什么Altium提示沒連接?

請教下這是怎么回事?為什么提示沒連接這是4層板,第三層是電源層
2019-07-01 05:35:04

為什么LwIP調(diào)用setsockopt設(shè)置socket屬性失敗

為什么LwIP調(diào)用setsockopt設(shè)置socket屬性失敗?getsockopt獲取socket屬性也失敗了?
2021-12-29 07:14:59

為什么RK3399Pro平臺YOLOv4 pytorch模型轉(zhuǎn)RKNN模型失敗

為什么RK3399Pro平臺YOLOv4 pytorch模型轉(zhuǎn)RKNN模型失敗?有何解決辦法?
2022-02-11 09:29:29

為什么STM32串口DMA連續(xù)發(fā)送兩個數(shù)據(jù)依舊丟失

為什么STM32串口DMA連續(xù)發(fā)送兩個數(shù)據(jù)依舊丟失?其原因是什么?有何解決方案?
2021-12-07 07:23:42

為什么新買的Arduino Nano板子無法上傳

為什么新買的Arduino Nano板子無法上傳?是何原因?如何去解決?
2022-01-24 07:49:57

為什么更換新的協(xié)調(diào)器廣播,其他設(shè)備接收不到?

重新上電可以繼續(xù)和之前的設(shè)備通信。疑問:既然都在同一個網(wǎng)絡(luò),為什么更換新的協(xié)調(diào)器廣播,其他設(shè)備接收不到?協(xié)調(diào)器斷電或重新下載程序能否還能和之前組建的網(wǎng)絡(luò)通信?如何解決這個問題?
2016-03-24 13:58:56

為什么用樹莓派驅(qū)動WS2812燈珠不亮

為什么用樹莓派驅(qū)動WS2812燈珠不亮?是什么原因?如何解決?
2022-01-18 06:11:29

為什么蜂鳴器

1、初識蜂鳴器相信大多同學(xué)拿到板子寫入代碼的時候,會出現(xiàn)蜂鳴器發(fā)響的現(xiàn)象,不知道的還以為板子有問題,我們也沒有寫入蜂鳴器相關(guān)操作,那為什么蜂鳴器?這個問題我們先不急討論,接下來先看蜂鳴器
2022-02-24 07:34:13

什么是FPGA里面的乒乓機(jī)制?

什么是FPGA里面的乒乓機(jī)制?
2023-05-08 17:39:35

什么是通信協(xié)議?如何解決IP地址荒

為什么需要網(wǎng)絡(luò)通信?實現(xiàn)網(wǎng)絡(luò)通信需要哪些支持?什么是通信協(xié)議?如何解決IP地址荒?
2021-12-23 06:34:20

仿真缺少fpga元器件咋辦

proteus仿真沒有fpga元器件怎么辦?沒有進(jìn)行仿真,如何測試fpga跟外圍電路接口連接的正確性?{:16:}求大神指點!
2014-04-12 18:48:32

使用ENV生成工程時自己添加的文件被清如何解

使用ENV生成工程時自己添加的文件被清如何解
2022-12-01 15:11:36

在DDR的PCB布線中怎樣保證32位數(shù)據(jù)的時序?

在DDR的PCB布線中提到,數(shù)據(jù)線可以分組等長,各組之間可以不等長,那怎樣保證32位數(shù)據(jù)的時序?
2023-04-10 16:49:54

在DDR的PCB布線中怎樣保證32位數(shù)據(jù)的時序?

在DDR的PCB布線中提到,數(shù)據(jù)線可以分組等長,各組之間可以不等長,那怎樣保證32位數(shù)據(jù)的時序?
2023-04-11 17:36:23

在PCB布線時為何地線不能繞電路板走一圈?

在PCB布線時,為何地線不能繞電路板走一圈?
2023-04-10 16:31:15

在PCB布線時,為什么和芯片連接的晶振要和芯片挨一起?

在PCB布線時,為什么和芯片連接的晶振要和芯片挨一起
2023-04-10 16:32:17

在設(shè)計fpga的pcb時可以減少串?dāng)_的方法有哪些?

在設(shè)計fpga的pcb時可以減少串?dāng)_的方法有哪些?求大神指教
2023-04-11 17:27:02

何解決PCB制造中的HDI工藝內(nèi)層漲縮對位問題?

何解決PCB制造中的HDI工藝內(nèi)層漲縮對位問題?
2023-04-06 15:45:50

何解決“馬賽克”問題?

什么是LED顯示屏馬賽克現(xiàn)象?如何解決“馬賽克”問題?
2021-06-01 06:56:14

何解決厚銅PCB電路板銅厚度不均勻的問題?

何解決厚銅PCB電路板銅厚度不均勻的問題?
2023-04-11 14:31:13

何解決電源模塊內(nèi)部電磁干擾的問題?

何解決電源模塊內(nèi)部電磁干擾的問題?
2023-03-07 18:04:41

何解決高速信號的手工布線和自動布線之間的矛盾

何解決高速信號的手工布線和自動布線之間的矛盾現(xiàn)在較強(qiáng)的布線軟件的自動布線器大部分都有設(shè)定約束條件來控制繞線方式及過孔數(shù)目。各家 EDA公司的繞線引擎能力和約束條件的設(shè)定項目有時相差甚遠(yuǎn)。 例如
2009-03-20 14:07:39

如何判斷PCB布局布線合理?謝謝

如何判斷PCB布局布線合理?謝謝
2017-11-21 22:39:59

如何去實現(xiàn)一種基于FPGA的SDRAM控制器設(shè)計

基于FPGA的SDRAM控制器包括哪些部分?如何去實現(xiàn)一種基于FPGA的SDRAM控制器設(shè)計?
2021-11-04 06:47:44

如何應(yīng)對FPGA擁塞問題

的邏輯電路之間應(yīng)該相互緊鄰。擁塞問題十分常見,賽靈思,英特爾和 Plunify 的應(yīng)對方法又是什么?賽靈思FPGA 中特定的資源提供某些機(jī)制,使布局空出來,因此避免了可以讓設(shè)計變慢的擁塞。比如說
2018-06-26 15:19:23

如何控制FPGA各電源的上電順序?

如何控制FPGA各電源的上電順序?請教一下大神
2023-03-27 13:48:32

如何控制FPGA燒寫時io口的電平?

如何控制FPGA燒寫時io口的電平?
2023-04-23 14:47:00

將STM32的GPIO配置為完全重映射其串口功能為什么異常

將STM32的GPIO配置為完全重映射其串口功能為什么異常?有何解決方法?
2021-12-14 07:46:38

應(yīng)當(dāng)如何減少布線過程中的錯誤帶來的損失?

產(chǎn)生影響,甚至是整個的使用和運營。在實際的操作過程中,布線人員總會遇到一些不可抗拒的因素和施工大意造成的失誤,這些失誤需要一系列的返工。這一系列的返工將會帶來多少經(jīng)濟(jì)損失?這對于整個工程的預(yù)算也帶來
2016-08-25 15:59:17

怎么才能發(fā)揮FPGA設(shè)計的無限潛力

盡管 FPGA 為嵌入式設(shè)計帶來了強(qiáng)大的功能與靈活性,但額外的開發(fā)流程也給設(shè)計工作增加了新的復(fù)雜性和限制問題。整合傳統(tǒng)的硬件-FPGA-軟件設(shè)計流程并充分利用 FPGA 的可再編程功能是我們的一個解決之道。那么我們怎么才能發(fā)揮FPGA設(shè)計的無限潛力?
2019-08-01 07:41:41

怎么樣才能知道固態(tài)硬盤出現(xiàn)問題了?該如何解?

如何才能知道自己的固態(tài)硬盤是不是該換了?怎么樣才能知道固態(tài)硬盤出現(xiàn)問題了?該如何解
2021-06-18 07:59:03

怎樣去解決STM32串口接收中斷溢出的問題

什么是ORE中斷?為什么產(chǎn)生?如何解決這個問題?
2021-12-07 06:25:45

怎樣去解決stm32和FPGA串口通信的問題

如何去實現(xiàn)stm32f1的串口接收程序?怎樣去解決stm32和FPGA串口通信的問題?
2021-12-06 07:47:24

怎樣給FPGA邏輯電路添加約束標(biāo)簽

布線時的動作,當(dāng)切換到SpinalHDL來描述電路時,身為一門優(yōu)秀的HDL,怎能不支持這種約束標(biāo)簽的添加。約束語法在SpinalHDL里,為方便給RTL添加約束屬性,SpinalHDL里提供了下面兩個
2022-07-22 14:28:10

技術(shù)文章:如何利用NoC來進(jìn)行FPGA內(nèi)部邏輯的互連

模塊之間的連接總線和左右模塊之間的連接總線出現(xiàn)了交叉,如果設(shè)計再復(fù)雜一點有可能遇到布局布線局部擁塞,大大增加工具布局布線時間。上面兩個問題也是廣大FPGA設(shè)計者在復(fù)雜FPGA設(shè)計中或多或少遇到
2020-05-12 08:00:00

求教: 當(dāng)2個封裝有部分針腳需要重疊, DXP自動布線就失敗了, 如何解?

`比如我有2個封裝, A封裝: 1=RX2=TXB封裝:1=RX2=GND現(xiàn)在為了復(fù)用, 重疊放這2個封裝, 他們的1和2腳是重疊的.這時用自動布線功能, 就無法連接他們了, 請問如何解決這個問題? 有什么設(shè)置可以讓自動布線不把這種現(xiàn)象當(dāng)一個錯誤嗎?`
2015-07-10 02:49:02

綜合布線線纜與連接器阻抗不匹配問題的解決方法?

綜合布線線纜與連接器阻抗不匹配會使綜合布線的鏈路產(chǎn)生較大的反射,在測試時可能產(chǎn)生整體鏈路RL失敗的結(jié)果。那么如何解決綜合布線線纜與連接器不匹配的問題?江蘇漢昇線纜告訴您:1、在整個水平布線
2016-11-01 16:07:46

若單級放大器的輸出波形失真應(yīng)如何解?

若單級放大器的輸出波形失真應(yīng)如何解
2023-04-25 10:36:46

該如何解決諧波測量的“攔路虎”?

該如何解決頻率混疊和頻譜泄露這兩頭諧波測量的“攔路虎”?
2021-04-29 06:59:42

請問一下ARM高速信號布線主要注意哪些

ARM高速信號布線主要注意哪些?需不需要仿真?求解
2022-05-06 09:51:00

轉(zhuǎn):如何學(xué)好FPGA

如何學(xué)好FPGA,很多人很困惑,多數(shù)停留在基礎(chǔ)位置徘徊,我就這方面問題給大家談幾點自己的看法?! ?.基礎(chǔ)問題  FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本
2011-07-25 09:00:10

基于EM算法的擁塞鏈路檢測方法

網(wǎng)絡(luò)擁塞會嚴(yán)重影響互聯(lián)網(wǎng)性能,甚至導(dǎo)致網(wǎng)絡(luò)崩潰。在發(fā)生擁塞時,準(zhǔn)確檢測異常鏈路,定位擁塞位置、估計擁塞程度,使擁塞在早期就被及時控制,避免擁塞擴(kuò)散,對網(wǎng)絡(luò)管
2009-09-23 11:32:5011

TCH擁塞及處理

TCH擁塞率定義 TCH擁塞率(包括切換)指標(biāo)統(tǒng)計點分析
2010-08-27 17:25:2411

何解決高速信號的手工布線和自動布線之間的矛盾

何解決高速信號的手工布線和自動布線之間的矛盾 現(xiàn)在較強(qiáng)的布線軟件的自動布線器大部分都有設(shè)定約束條件來控制繞線方式及過孔數(shù)
2009-03-20 14:07:28800

MF000405擁塞率資料

掌握TCH擁塞率、SDCCH擁塞率的計算公式 掌握TCH擁塞率、SDCCH擁塞率的統(tǒng)計點 掌握TCH擁塞率問題、SDCCH擁塞率問題的原因以及常用處理方法 lTCH擁塞率(不包括切換) =TCH占用失敗次數(shù)(不包括
2011-03-24 16:19:450

淺析FPGA芯片中豐富的布線資源

本文簡要的分析FPGA芯片中豐富的布線資源 。FPGA芯片內(nèi)部有著豐富的布線資源,根據(jù)工藝、長度、寬度和分布位置的不同而劃分為4類不同的類別。
2012-12-17 17:28:413491

FPGA中豐富的布線資源

布線資源連通FPGA內(nèi)部的所有單元,而連線的長度和工藝決定著信號在連線上的驅(qū)動能力和傳輸速度。FPGA芯片內(nèi)部有著豐富的布線資源,根據(jù)工藝、長度、寬度和分布位置的不同而劃分為4類不同的類別。第一類
2017-12-05 11:48:448

FPGA高速AD采集設(shè)計中的PCB布線解決方案淺析

FPGA高速AD采集設(shè)計中,PCB布線差會產(chǎn)生干擾。今天小編為大家介紹一些布線解決方案。
2019-03-07 14:52:246086

FPGA設(shè)計的塑封式布局和布線介紹

在一個環(huán)境中實施從合成到塑封式布局和布線以及比特流生成的全套 FPGA 設(shè)計。界面中內(nèi)置了用于運行布局和布線的常用選項,并在與合成結(jié)果相同的位置提供所有報告。
2019-05-17 06:06:002586

FPGA經(jīng)常有哪些常見警告應(yīng)該如何解

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA經(jīng)常有哪些常見警告應(yīng)該如何解決。
2020-10-14 16:00:039

使用FPGA經(jīng)常會碰到哪些問題應(yīng)該如何解

本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA經(jīng)常會碰到哪些問題應(yīng)該如何解決。
2020-10-30 16:54:4914

何解決高速信號的手工布線和自動布線之間的矛盾?

何解決高速信號的手工布線和自動布線之間的矛盾? 高速信號的手工布線和自動布線之間存在矛盾主要是因為高速信號傳輸需要考慮到許多影響因素,包括信號完整性、時序約束、電磁干擾等。手工布線和自動布線
2023-11-24 14:38:18247

fpga布局布線算法加速

現(xiàn)代電子設(shè)備中,針對復(fù)雜的數(shù)字電路,FPGA(Field-Programmable Gate Array)是一種非常優(yōu)秀的可編程邏輯器件。在FPGA的設(shè)計過程中,布局布線算法是關(guān)鍵步驟之一,其主要
2023-12-20 09:55:13200

已全部加載完成