Analog Devices Inc. (NASDAQ: ADI)最近宣布其市場領(lǐng)先的數(shù)據(jù)轉(zhuǎn)換器產(chǎn)品系列新增一款4通道高速模數(shù)轉(zhuǎn)換器(ADC) AD9653
2012-05-24 10:53:52951 ADI FPGA開發(fā)平臺兼容的 FPGA 夾層卡 (FMC) 系列采用 JEDEC JESD204B SerDes(串行器/解串器)技術(shù),最近該系列推出新品 AD9250-FMC-250EBZ 套件
2013-02-28 17:59:56806 八路14位250MSPS AD FMC-HPC模擬數(shù)字轉(zhuǎn)換器板(FMC125)八路14位250MSPS AD FMC-HPC模擬數(shù)字轉(zhuǎn)換器板(FMC125)一、板卡概述: FMC108是一個(gè)8
2014-06-23 09:18:33
PulSAR?模數(shù)轉(zhuǎn)換器是ADI公司PulSAR組合中的最新成員。 PulSAR組合包括18位和16位模數(shù)精密轉(zhuǎn)換器,吞吐速率從100 kSPS到1 MSPS。 它們提供了一條豐富多樣的引腳兼容型
2018-10-12 15:01:49
代碼,4位轉(zhuǎn)換器 雙極性代碼(4位轉(zhuǎn)換器) 最低有效位(LSB)的大小 實(shí)際應(yīng)用對數(shù)據(jù)轉(zhuǎn)換器分辨率的要求 理想3位DAC和ADC的傳遞函數(shù) 數(shù)據(jù)轉(zhuǎn)換器的主要誤差(直流參數(shù)) 數(shù)據(jù)轉(zhuǎn)換器的主要誤差
2018-10-26 09:34:36
Bank-B引腳。因此,建議在子卡中使用電平轉(zhuǎn)換器將IO信號從2.5V轉(zhuǎn)換為1.8V。反之亦然?在我們的設(shè)計(jì)中,IO信號的工作頻率為250MHz Max。我們擔(dān)心為所有高速信號添加電平轉(zhuǎn)換器會(huì)產(chǎn)生大量信號
2019-09-04 10:21:02
作為使用 FPGA 和高速 I/O 的嵌入式計(jì)算設(shè)計(jì)的重要發(fā)展,名為 FMC+ 的最新夾層卡標(biāo)準(zhǔn)將把卡中的千兆位收發(fā)器(GT)的總數(shù)量從 10 個(gè)擴(kuò)展到 32 個(gè),最大數(shù)據(jù)速率從 10Gbps 提升到 28Gbps,同時(shí)保持與當(dāng)前 FMC 標(biāo)準(zhǔn)實(shí)現(xiàn)向后兼容。
2019-10-10 07:34:05
FMC154-基于FMC 八路SFP+萬兆光纖子卡 一、板卡概述 本卡是一個(gè)FPGA夾層卡(FMC)模塊,可提供高達(dá)8個(gè)SFP / SFP +模塊接口,直接插入千兆位級收發(fā)器(MGT)的賽靈思
2021-12-29 17:29:51
/xlx_s6_lx150t_dev-sch-revd090810.pdf)與FMC連接器的FPGA連接。 FMC2連接器引腳D8和D9對連接到2個(gè)不同的FPGA引腳對,導(dǎo)致兩個(gè)FPGA引腳短路如下。FMC2引腳編號
2019-07-24 12:37:29
FMC-HPC模擬到數(shù)字轉(zhuǎn)換器板一、板卡概述FMC147是一個(gè)四通道多模式A / D FMC,完全符合VITA 57.1標(biāo)準(zhǔn)。該卡提供4個(gè)10位ADC通道,使通道同時(shí)采樣4,2,或1通道,采樣速率為2.5
2019-05-13 17:35:56
69mmx76.5mm,安裝孔為2.7mm●板上共5個(gè)SMA連接器,1個(gè)FMC/HPC接口●1通道1 GSPS模數(shù)轉(zhuǎn)換,ADC采用TI公司的ADS5400,12位單通道1G采樣率,模擬信號輸入采用Balun交流
2022-07-28 09:26:55
我檢查了FMC標(biāo)準(zhǔn),到目前為止,我找不到FMC板的“專用”復(fù)位信號,這允許例如aFPGA重置夾層板上的ADC芯片。 - > FMC標(biāo)準(zhǔn)中沒有預(yù)見到這看起來有點(diǎn)奇怪..如果我需要這樣的信號(我
2019-10-22 09:02:52
了固件實(shí)施并介紹了所需的計(jì)時(shí)限制。主要特色該設(shè)計(jì)僅為固件,并進(jìn)行了詳細(xì)論述以幫助理解示例 Verilog 代碼是 FPGA 連接到高速數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的簡單起點(diǎn)該設(shè)計(jì)可輕松擴(kuò)展到其他 TI 高速數(shù)據(jù)轉(zhuǎn)換器
2018-07-24 07:38:13
在我們的專題中,我們在發(fā)射器板上有兩個(gè)FPGA,在接收器板上有另一個(gè)FPGA。發(fā)射器板通過板到板連接器與接收器板通信,可以支持高速差分信號。發(fā)射器板上的FPGA是XC7K160T-1FBG676C
2020-05-20 13:14:33
糟糕。我將現(xiàn)場可編程門陣列(FPGA)連接到我的DC/DC轉(zhuǎn)換器的輸出,現(xiàn)在DC/DC無法啟動(dòng)。當(dāng)使用示波器觀察電路時(shí),我看到圖1所示的情形。輸出電壓未進(jìn)入調(diào)壓模式。哪里發(fā)生故障了呢? 圖1:由于該
2019-03-06 06:45:08
JESD204B上進(jìn)行數(shù)據(jù)串行化的延遲。二,JESD204B協(xié)議相關(guān)介紹1、什么是JESD204B協(xié)議該標(biāo)準(zhǔn)描述的是轉(zhuǎn)換器與其所連接的器件(一般為FPGA和ASIC)之間的數(shù)GB級串行數(shù)據(jù)鏈路,實(shí)質(zhì)上
2019-12-03 17:32:13
、什么是JESD204B協(xié)議該標(biāo)準(zhǔn)描述的是轉(zhuǎn)換器與其所連接的器件(一般為FPGA和ASIC)之間的數(shù)GB級串行數(shù)據(jù)鏈路,實(shí)質(zhì)上,具有高速并串轉(zhuǎn)換的作用。2、使用JESD204B接口的原因a.不用再使用數(shù)據(jù)接口時(shí)鐘
2019-12-04 10:11:26
,因此一般的信號處理系統(tǒng)中都要包括數(shù)據(jù)的采集功能。通常的實(shí)現(xiàn)方法是利用A/D轉(zhuǎn)換器將模擬信號轉(zhuǎn)換為數(shù)字信號后,送給處理器,比如利用單片機(jī)(MCU)或者數(shù)字信號處理器(DSP)進(jìn)行運(yùn)算和處理。 對于低速
2020-10-26 14:35:32
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)
2020-09-04 09:56:23
fpga處理的是數(shù)字信號,就需要把模擬信號轉(zhuǎn)換成數(shù)字信號才能輸入到fpga中,那用什么型號的AD轉(zhuǎn)換芯片合適?還有,AD轉(zhuǎn)換芯片是可以直接接到FPGA上嗎?求指導(dǎo)啊
2013-05-02 23:19:07
好處的一個(gè)例子。由ADI公司高速轉(zhuǎn)換器前所未有的帶寬所實(shí)現(xiàn)的這種簡化,可以推廣到其他許多應(yīng)用,例如電纜、5G、雷達(dá)等,并提供新服務(wù)和能力。 當(dāng)您在下次旅程中準(zhǔn)備自己收藏的播放列表時(shí),請記住這一點(diǎn)。 版主
2018-08-03 07:00:51
。我們從時(shí)鐘發(fā)生器的不同端口提供FPGA,ADC和DAC。 ADC接口以源同步模式運(yùn)行,數(shù)據(jù)相對于DCO信號鎖存,來自ADC和數(shù)據(jù)。在FPGA內(nèi)部,我們使用FIFO交叉時(shí)鐘域。到目前為止ADC部分還不
2020-03-12 11:12:21
描述此參考設(shè)計(jì)面向目前使用 FPGA 或 ASIC 將高速數(shù)據(jù)轉(zhuǎn)換器連接到基帶處理器的寬帶接收器系統(tǒng)開發(fā)人員,他們需要縮短產(chǎn)品上市時(shí)間,同時(shí)增強(qiáng)性能并大大降低成本、功率和尺寸。此參考設(shè)計(jì)包括首個(gè)廣泛
2018-09-20 09:07:06
無論是設(shè)計(jì)測試和測量設(shè)備還是汽車激光雷達(dá)模擬前端(AFE),使用現(xiàn)代高速數(shù)據(jù)轉(zhuǎn)換器的硬件設(shè)計(jì)人員都面臨高頻輸入、輸出、時(shí)鐘速率和數(shù)字接口的嚴(yán)峻挑戰(zhàn)。問題可能包括與您的現(xiàn)場可編程門陣列(FPGA)相連
2022-11-07 07:53:41
HighSpeedMkt,ADI高速轉(zhuǎn)換器業(yè)務(wù)部門工程師在之前的博客中,我突出介紹了高速轉(zhuǎn)換器創(chuàng)新改變我們世界的三種方式——高速轉(zhuǎn)換器的創(chuàng)新從三個(gè)方面改變世界高速轉(zhuǎn)換器在其他方面也發(fā)揮著作用。隨著
2018-10-31 10:59:20
HighSpeedMkt,ADI高速轉(zhuǎn)換器業(yè)務(wù)部門工程師新一代高速轉(zhuǎn)換器采用深亞微米CMOS技術(shù)和專有架構(gòu),有望實(shí)現(xiàn)業(yè)界領(lǐng)先的高動(dòng)態(tài)范圍關(guān)鍵參數(shù)性能。這將從以下三個(gè)方面推動(dòng)下一個(gè)千兆赫茲帶寬、軟件
2018-10-11 11:27:43
準(zhǔn)備設(shè)計(jì)一塊單板,ADC型號為AD9627,數(shù)字中頻信號接口配置為 1.8V CMOS, 通過FMC 連接器和Xilinx VC707 FPGA開發(fā)板互連,FPGA 開發(fā)板FMC 連接器到FPGA
2023-12-05 07:53:10
)和DUC(數(shù)字上變頻器)是其中主要的功能模塊。這些數(shù)字功能可在DSP和FPGA中實(shí)現(xiàn),某些大公司也會(huì)構(gòu)建自己的數(shù)字中頻處理ASIC。ADI公司正在將越來越多的此類數(shù)字中頻處理模塊集成到高速轉(zhuǎn)換器IC中,從而
2019-08-01 07:26:17
恩智浦半導(dǎo)體(NXP Semiconductors)近日宣布,其推出的支持JESD204A標(biāo)準(zhǔn)的CGV? 系列數(shù)據(jù)轉(zhuǎn)換器,與Xilinx? 高性能Virtex?-6 FPGA及低成本Spartan
2019-08-09 06:08:11
大家好,使用STM32 與FPGA FMC通訊,發(fā)現(xiàn)MCU讀取FPGA數(shù)據(jù)時(shí),數(shù)據(jù)總線的電平處于中間電平,1.8v左右.STM32 的數(shù)據(jù)總線配置為復(fù)用推挽模式,上拉。FPGA的數(shù)據(jù)總線配置成inout,輸入為高阻態(tài)。有遇到該情況的嗎?
2022-05-30 20:55:40
嗨,我正在嘗試將高速ADC參考設(shè)計(jì)移植到VC707板上。 ADC位于FMC模塊上,因此通過FMC引腳HA_P / N,HB_P / N和LA_P / N連接到FPGA。我遇到了時(shí)間錯(cuò)誤,調(diào)查發(fā)現(xiàn)這個(gè)
2019-09-09 10:39:14
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)
2020-08-31 18:54:17
校正時(shí)序不匹配;另外一種使用通常稱為時(shí)間戳的方法。記住,這兩種方法都是AD9625設(shè)計(jì)部分的JESD204B子類1的特性。在本文中,時(shí)間戳方法將是重點(diǎn),因?yàn)闊o需測量每個(gè)轉(zhuǎn)換器到每個(gè)FPGA的時(shí)間延遲
2018-09-03 14:48:59
高速轉(zhuǎn)換器是什么
2021-03-04 07:26:53
,當(dāng)我對FPGA進(jìn)行編程時(shí),在示波器上觀察到第二塊板上的ECL輸出數(shù)據(jù)是壞的(形狀不好,電平也下降了)。即使用于+和 - 的SMA連接器(ECL轉(zhuǎn)換器的輸出)也沒有按預(yù)期發(fā)出信號。例如,我能夠監(jiān)視SMA
2020-03-23 09:27:03
無論是設(shè)計(jì)測試和測量設(shè)備還是汽車激光雷達(dá)模擬前端(AFE),使用現(xiàn)代高速數(shù)據(jù)轉(zhuǎn)換器的硬件設(shè)計(jì)人員都面臨高頻輸入、輸出、時(shí)鐘速率和數(shù)字接口的嚴(yán)峻挑戰(zhàn)。問題可能包括與您的現(xiàn)場可編程門陣列(FPGA)相連、確信您的首個(gè)設(shè)計(jì)通道將起作用或確定在構(gòu)建系統(tǒng)之前如何對系統(tǒng)進(jìn)行最佳建模。本文中將仔細(xì)研究這些挑戰(zhàn)。
2021-01-14 07:51:54
介紹了一種基于現(xiàn)場可編程門陣列(FPGA)和第二代雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取記憶體(DDR2)的高速模數(shù)轉(zhuǎn)換(ADC)采樣數(shù)據(jù)緩沖器設(shè)計(jì)方法,論述了在Xilinx V5 FPGA中如何實(shí)現(xiàn)高速同步
2010-04-26 16:12:39
FPGA數(shù)字信號處理——基于FPGA和高速DAC的DDS設(shè)計(jì)與頻率調(diào)制(一)——X現(xiàn)如今,隨著高速模數(shù)-數(shù)模轉(zhuǎn)換技術(shù)和FPGA的發(fā)展。FPGA的高速性、并行性、高數(shù)據(jù)吞吐量與高速數(shù)模-模數(shù)轉(zhuǎn)換技術(shù)
2021-07-23 08:06:59
輸出,或通過FPGA的端口LVDS循環(huán)存儲于高速緩存中,再由低速接口輸出。其中,FPGA主要完成對外接口管理、高速緩存的控制和管理。時(shí)鐘控制電路對A/D數(shù)據(jù)轉(zhuǎn)換器和可編程門陣列FPGA起同步和均衡作用
2018-12-18 10:22:18
本帖最后由 eehome 于 2013-1-5 10:01 編輯
基于FPGA的高速AD轉(zhuǎn)換
2012-08-06 12:50:15
250MSPS AD FMC-HPC模擬數(shù)字轉(zhuǎn)換器板06ADDA000144FMC160-兩路14位400Msps AD,兩路16位1.2Gsps DA FMC子卡模塊
2018-08-24 11:27:42
本文設(shè)計(jì)了一種基于FPGA的高速串行輸入/輸出A/D轉(zhuǎn)換器的控制器。
2021-05-07 06:51:37
親愛的大家,我希望將高速ADC與串行LVDS輸出連接到virtex 7 fpga。我使用的ADC評估板是AD9635_125EBZ。我想知道如何將串行LVDS接口到FMC HPC。我對FPGA很陌生。問候,薩蘭
2020-07-26 18:27:20
.... kintex 7系列)我用DVI-HDMI電纜(我的電腦有DVI連接)獲得HDMI數(shù)據(jù)。為此,我有一個(gè)HDMI連接器板(我上傳了它的數(shù)據(jù)表)。所以我使用FPGA的FMC連接器。在FMC部分
2020-05-11 09:42:27
大家好,我需要連接DA轉(zhuǎn)換器(AD9744)和Virtex 6 FPGA。我正在考慮直接使用LVCMOS25接口而不是使用電平轉(zhuǎn)換器來處理來自FPGA的信息位到DAC(更少的空間)。 DA的特點(diǎn)是
2020-06-03 14:16:26
你好,對于定制電路板,應(yīng)將Kintex 7 FPGA連接到FMC-LPC連接器。由于FPGA的其他接口還有很多,因此FMC的接口分布在三個(gè)高范圍的存儲區(qū)中。AllFMC引腳連接(根據(jù)Vita規(guī)范)到適當(dāng)?shù)?b class="flag-6" style="color: red">FPGA引腳(MRCC,SRCC,GPIO)。因?yàn)?家銀行存在問題。謝謝
2019-09-23 10:45:27
我想設(shè)計(jì)一個(gè)夾層板,我想將它與FMC連接,主板是使用ASP-134603-01,有誰知道我必須使用哪個(gè)連接器,并告訴我一些網(wǎng)站,我可以找到它。問候
2019-09-11 06:37:35
大家好,市場上是否有可用于連接FMC連接器的FMC電纜。我擔(dān)心xilinx將不再支持其他IO連接器。FPGA怪胎以上來自于谷歌翻譯以下為原文Hi all, Is there any FMC
2019-04-15 11:30:30
調(diào)整和演進(jìn),滿足新設(shè)計(jì)的需要。 為什么需要高速轉(zhuǎn)換器轉(zhuǎn)FPGA串行接口 JESD204數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)由JEDEC委員會(huì)制定,旨在標(biāo)準(zhǔn)化并減少高速數(shù)據(jù)轉(zhuǎn)換器與FPGA(現(xiàn)場可編程門陣列)等其它
2018-12-25 09:27:33
用于高速數(shù)據(jù)轉(zhuǎn)換器的串行接口有哪些選擇?
2021-04-09 06:55:28
的并行信號再與FPGA進(jìn)行數(shù)據(jù)交互。通過專用轉(zhuǎn)換器USB3300,SN65LV1023,SN65LV1224使得FPGA只與并行信號和相應(yīng)的控制信號連接,而不與USB協(xié)議和LVDS協(xié)議的復(fù)雜物理層信號
2018-11-22 11:24:30
ADI TI軍品和高速模數(shù)轉(zhuǎn)換器是用什么材料封裝的?陶瓷封裝、塑封、還是金屬封裝?謝謝!
2018-12-05 17:04:00
晚上好,我有一個(gè)Xilinx Zynq UltraScale + MPSoC ZCU102評估套件。我正在開發(fā)一個(gè)連接到FMC連接器的電路板,我需要知道FMC連接器和FPGA之間PCB走線的長度
2019-10-08 10:29:04
嗨,是否可以將帶有HPC連接器的FMC模塊插入帶有LPC連接器的FPGA板?機(jī)械可行嗎?謝謝,蘇尼爾
2019-09-19 12:27:01
根據(jù)ADI的reference design創(chuàng)建的工程,原本是用在zc706開發(fā)板上的?,F(xiàn)在要把這個(gè)程序移植到一款高速通道是GTP的FPGA里,怎么把GTX部分的core修改一下用在GTP里,或者說怎么用IP GENERATOR生成與GTX兼容的GTP核???跪求,或者提供個(gè)大概思路也行?。。?!
2018-05-07 10:55:18
DN458- 降壓轉(zhuǎn)換器簡化了設(shè)計(jì)輔助低壓負(fù)軌的任務(wù)
2019-08-05 14:18:38
DN252- 限流DC / DC轉(zhuǎn)換器簡化了USB電源
2019-06-06 16:43:27
本文介紹了一種基于FPGA 的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案,描述了系統(tǒng)的主要組成及FPGA 的實(shí)現(xiàn)方法。在硬件上FPGA 采用ACEX1K100 器件,用于實(shí)現(xiàn)A/D 轉(zhuǎn)換器的控制電路、多路
2009-12-19 16:02:3350 高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺中多路高
2010-09-22 08:29:4181 FPGA控制CLC5958型A/D轉(zhuǎn)換器實(shí)現(xiàn)的高速PCI數(shù)據(jù)采集卡方案
概述:詳細(xì)介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設(shè)
2010-03-12 15:17:111022 FPGA設(shè)計(jì)的高速FIFO電路技術(shù)
本文主要介紹高速FIFO電路在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,相關(guān)電路主要有高速A/D轉(zhuǎn)換器、FPGA、SDRAM存儲器等。圖1為本方案的結(jié)構(gòu)框圖。在大容量
2010-05-27 09:58:592226 面對似乎層出不窮的新 I/O 標(biāo)準(zhǔn),目前嵌入式系統(tǒng)設(shè)計(jì)人員繼續(xù)依靠 FPGA 來部署系統(tǒng)日益重要的外部 I/O 接口,這點(diǎn)絲毫不足為奇。FPGA 可提供大量可配置的 I/O,能在適當(dāng) IP 基
2010-11-02 09:50:365006 ADI日前發(fā)布了兩款適用于賽靈思7系列FPGA的數(shù)模轉(zhuǎn)換FMC子卡。子卡包含了所有HDL代碼以及驅(qū)動(dòng)程序。
2012-02-06 09:50:271172 在2012年德國慕尼黑電子元器件貿(mào)易展上,亞德諾半導(dǎo)體公司(ADI)推出了應(yīng)用JEDEC JESD204B SerDes(串行器/解串器)技術(shù)的FPGA夾層卡(FMC),它可讓數(shù)字和模擬設(shè)計(jì)人員簡化高速數(shù)據(jù)轉(zhuǎn)換
2012-11-16 08:51:06981 全球領(lǐng)先的高性能信號處理解決方案供應(yīng)商ADI今天發(fā)布了一款基于FPGA的參考設(shè)計(jì)及配套軟件和HDL代碼,該參考設(shè)計(jì)可降低集成JESD204B兼容轉(zhuǎn)換器的高速系統(tǒng)的設(shè)計(jì)風(fēng)險(xiǎn)。該軟件為JESD204B
2013-10-17 16:35:20909 Altera公司今天宣布,開始提供多種JESD204B解決方案,設(shè)計(jì)用于在使用了最新JEDEC JESD204B標(biāo)準(zhǔn)的系統(tǒng)中簡化Altera FPGA和高速數(shù)據(jù)轉(zhuǎn)換器的集成。很多應(yīng)用都使用了這一接口標(biāo)準(zhǔn),包括雷達(dá)、無線射頻前端、醫(yī)療成像設(shè)備、軟件無線電,以及工業(yè)應(yīng)用等。
2014-01-24 10:14:581536 官方的關(guān)于FPGA夾層板的設(shè)計(jì)規(guī)則,參考等資料
2016-02-17 11:01:5014 基于FPGA的高速A_D轉(zhuǎn)換控制器設(shè)計(jì)。
2016-05-10 13:45:2830 VadaTech剛剛發(fā)布了三款新的帶FMC接口的PCIe擴(kuò)展卡,這意味著每塊PCIe板卡上有一個(gè)VITA-57 FMC連接器。這三款板卡上也搭載了Xilinx大容量FPGA,分別是搭載
2017-02-08 09:05:09699 )收發(fā)器。然而在過去,大多數(shù)ADC和DAC不能通過這些高速串行接口進(jìn)行配置,就是說FPGA與轉(zhuǎn)換器無法與任何常用標(biāo)準(zhǔn)接口,利用高串行-解串(SERDES)帶寬。
2017-11-18 01:48:021277 與賽靈思FPGA連接的數(shù)據(jù)轉(zhuǎn)換器正迅速采用全新JESD204B高速串行鏈路。要使用該接口格式及協(xié)議,設(shè)計(jì)必須考慮一些基本硬件及時(shí)序問題。
2018-07-19 13:51:005435 ,通過并行接口的連接方式,該設(shè)計(jì)體現(xiàn)了FPGA的高速度和VerilogHDL語言并行執(zhí)行程序的特點(diǎn),克服了傳統(tǒng)單片機(jī)A/D轉(zhuǎn)換速度慢的弊端。
2017-12-19 10:48:266010 PEX6-COP是一個(gè)靈活的FPGA協(xié)處理器卡。它是帶有FMC 輸入輸出模塊并且集成了Virtex6 FPGA計(jì)算的核心的行業(yè)標(biāo)準(zhǔn)的半長PCIe臺式機(jī)或服務(wù)器卡。
2018-06-01 05:09:009709 視頻中展示了各種連接至FPGA開發(fā)系統(tǒng)并受其控制的MEMS傳感器和數(shù)據(jù)轉(zhuǎn)換器件。Avnet Xilinx Spartan?-6 FPGA LX9 MicroBoard、Digilent Pmods?和Arrow Altera Cyclone IV BeMicro SDK。
2019-07-05 06:00:001739 來自ADI公司和Xilinx公司的專家共同展示兩種JESD204B A/D轉(zhuǎn)換器轉(zhuǎn)FPGA設(shè)置,同時(shí)介紹其實(shí)現(xiàn)技巧。
2019-06-21 06:01:002084 FMC ( FPGA Mezzanine Card ) FPGA中間層板卡,整個(gè)FMC模塊由子板模塊、載卡兩部分構(gòu)成。子板模塊和載卡之間由連接器連接,子板模塊上連接器使用公座(male),載卡上連接器使用母座(female)。
2019-07-09 17:52:5011064 FMC ( FPGA Mezzanine Card ) FPGA中間層板卡,整個(gè)FMC模塊由子板模塊、載卡兩部分構(gòu)成。子板模塊和載卡之間由連接器連接,子板模塊上連接器使用公座(male),載卡上連接器使用母座(female)。
2019-10-25 14:34:565736 本文主要介紹Xilinx FPGA的FMC接口。
2020-01-28 17:52:005120 DN413 - 寬輸入電壓范圍降壓-升壓型轉(zhuǎn)換器簡化了可變輸入電源的設(shè)計(jì)
2021-03-18 23:28:004 DN410 - 反激式控制器簡化了低輸入電壓DC/DC轉(zhuǎn)換器的設(shè)計(jì)
2021-03-19 10:20:4510 驗(yàn)證ADI轉(zhuǎn)換器與Xilinx FPGA和JESD204B/C IP的互操作性
2021-04-09 14:37:5113 ADI的完全隔離ADC簡化了臨陽的設(shè)計(jì)挑戰(zhàn)
2021-04-29 19:32:474 高速ADC FMC轉(zhuǎn)接器評估板原理圖板(176KB,pdf)
2021-05-21 13:51:148 驗(yàn)證ADI轉(zhuǎn)換器與Xilinx FPGA和JESD204BC IP的互操作性
2021-06-02 12:36:448 生產(chǎn)現(xiàn)成 FPGA 產(chǎn)品的供應(yīng)商面臨著以最少的設(shè)計(jì)迭代提供最大靈活性的問題。因此,VITA 57(FPGA 夾層卡或 FMC)正在橋接 FPGA I/O 功能與外部世界。
2022-10-27 11:53:08405 FMC172 FPGA 夾層卡是一款寬帶低延遲 FMC 模塊,專為電子戰(zhàn)、數(shù)字雷達(dá)、寬帶接收器和無線通信中的高級嵌入式計(jì)算應(yīng)用而設(shè)計(jì)。
2022-11-07 11:32:28631 本應(yīng)用筆記介紹了如何利用 FPGA 系列的專用 I/O 功能,將具有高速并行低壓差分信號 (LVDS) 輸入的 LTC2000、16 位、2.5GSPS 數(shù)模轉(zhuǎn)換器 (DAC) 連接至 ALTERA STRATIX IV FPGA。
2023-01-08 10:08:081557
評論
查看更多