完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga設(shè)計(jì)
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
文章:348個(gè) 瀏覽:26452次 帖子:90個(gè)
基于VHDL語(yǔ)言并選用FPGA設(shè)計(jì)了一個(gè)卷積碼編碼器
數(shù)字信號(hào)在有噪聲的信道中傳輸時(shí),由于受到干擾的影響,會(huì)發(fā)生誤碼。在設(shè)計(jì)數(shù)字通信系統(tǒng)時(shí),首先應(yīng)合理設(shè)計(jì)基帶信號(hào),選擇調(diào)制、解調(diào)方式,并采用均衡措施等,使誤...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計(jì)vhdl 2187 0
關(guān)于FPGA設(shè)計(jì)中的亞穩(wěn)態(tài)及其緩解措施的分析和介紹
在進(jìn)行FPGA設(shè)計(jì)時(shí),往往只關(guān)心“0”和“1”兩種狀態(tài)。然而在工程實(shí)踐中,除了“0”、“1”外還有其他狀態(tài),亞穩(wěn)態(tài)就是其中之一。亞穩(wěn)態(tài)是指觸發(fā)器或鎖存器...
2019-10-06 標(biāo)簽:濾波器FPGA設(shè)計(jì)同步器 1208 0
關(guān)于基于FPGA設(shè)計(jì)的步進(jìn)電機(jī)控制系統(tǒng)的介紹
步進(jìn)電機(jī)是一種將電脈沖信號(hào)變換成相應(yīng)的角位移或直線位移的機(jī)電執(zhí)行機(jī)構(gòu)??刂撇竭M(jìn)電機(jī)的輸入脈沖數(shù)量、頻率及電機(jī)各相繞組的接通順序,可以得到各種需要的運(yùn)行特...
2019-10-06 標(biāo)簽:機(jī)器人FPGA設(shè)計(jì)步進(jìn)電機(jī) 4629 0
關(guān)于賽靈思高層次綜合工具加速FPGA設(shè)計(jì)的介紹和分享
Vivado HLS配合C語(yǔ)言等高級(jí)語(yǔ)言能幫助您在FPGA上快速實(shí)現(xiàn)算法。 高層次綜合(HLS)是指自動(dòng)綜合最初用C、C++或SystemC語(yǔ)言描述的數(shù)...
2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)觸發(fā)器數(shù)據(jù)流 1353 0
關(guān)于FPGA設(shè)計(jì)中使用CORDIC算法的教程分享
雖然CORDIC 是實(shí)現(xiàn) DSP 和數(shù)學(xué)函數(shù)最重要的算法之一,但許多設(shè)計(jì)人員并不熟悉。 作者:Adam P. Taylor 首席工程師 阿斯特里姆公司 ...
2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)計(jì)算機(jī)函數(shù) 1872 0
關(guān)于4路視頻合成系統(tǒng)的FPGA設(shè)計(jì)的分析和應(yīng)用
隨著人們?cè)絹?lái)越注重安全問(wèn)題,監(jiān)控開(kāi)始向小型化、家庭化發(fā)展。為了實(shí)現(xiàn)全方位多角度監(jiān)控,需要采用多路攝像及多個(gè)顯示器來(lái)顯示實(shí)時(shí)信息,同時(shí)多路存儲(chǔ)的容量需求比...
2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)數(shù)據(jù)處理視頻處理 1176 0
基于FPGA設(shè)計(jì)的軟件無(wú)線電平臺(tái):WARP
開(kāi)發(fā)一種新的無(wú)線傳輸技術(shù)是一個(gè)復(fù)雜的過(guò)程。最初是新技術(shù)的理論,概念的形成。基本概念形成之后,工程師開(kāi)始采用模擬,仿真的方式來(lái)評(píng)估新技術(shù)所帶來(lái)的好處。第三...
2017-11-21 標(biāo)簽:fpgaFPGA設(shè)計(jì)無(wú)線電 3229 0
鑒于FPGA在如此多應(yīng)用中的重要地位,采取正式且注重方法的開(kāi)發(fā)流程來(lái)處理FPGA設(shè)計(jì)比以往更加重要。該流程旨在避免開(kāi)發(fā)周期后期因發(fā)現(xiàn)設(shè)計(jì)缺陷而不得不進(jìn)行...
2017-11-18 標(biāo)簽:fpgaFPGA設(shè)計(jì) 1895 0
Cadence OrCAD FPGA System Planner為在PCB板的FPGA設(shè)計(jì)提供支持
Cadence OrCADFPGA System Planner為FPGA和PCB之間的協(xié)同設(shè)計(jì)提供了一種全面的、可擴(kuò)展的解決方案,它能使用戶創(chuàng)建一個(gè)正...
2017-11-17 標(biāo)簽:fpgapcbFPGA設(shè)計(jì) 5804 0
FPGA設(shè)計(jì)約束技巧之XDC約束之I/O篇(下)
XDC中的I/O約束雖然形式簡(jiǎn)單,但整體思路和約束方法卻與UCF大相徑庭。加之FPGA的應(yīng)用特性決定了其在接口上有多種構(gòu)建和實(shí)現(xiàn)方式,所以從UCF到XD...
2017-11-17 標(biāo)簽:fpgaFPGA設(shè)計(jì)xdc 7195 0
FPGA設(shè)計(jì)約束技巧之XDC約束之I/O篇 (上)
從UCF到XDC的轉(zhuǎn)換過(guò)程中,最具挑戰(zhàn)的可以說(shuō)便是本文將要討論的I/O約束了。 I/O 約束的語(yǔ)法 XDC 中可以用于 I/O 約束的命令包括 set_...
2017-11-17 標(biāo)簽:fpgaFPGA設(shè)計(jì)xdc 1.3萬(wàn) 0
對(duì)于NI很多專注于數(shù)據(jù)采集領(lǐng)域的客戶來(lái)說(shuō),對(duì)采集到的信號(hào)在前端加入濾波功能是非常常見(jiàn)的需求。但是,可能由于他們對(duì)NI產(chǎn)品不夠了解,不知道這部分功能完全可...
2017-11-15 標(biāo)簽:fpgaFPGA設(shè)計(jì) 7140 0
fest on Demand:12門基于FPGA設(shè)計(jì)的在線技術(shù)課程(可免費(fèi)注冊(cè))
作者:Steve Leibson, 賽靈思戰(zhàn)略營(yíng)銷與業(yè)務(wù)規(guī)劃總監(jiān) ?Avnet 和Xilinx推出了一項(xiàng)技術(shù)培訓(xùn)計(jì)劃X-fest On-Demand,該...
2017-02-09 標(biāo)簽:FPGA設(shè)計(jì) 346 0
S2C將FPGA設(shè)計(jì)原型帶入云端:Prodigy完整原型設(shè)計(jì)平臺(tái)能處理任何規(guī)模的工程
作者:Steve Leibson, 賽靈思戰(zhàn)略營(yíng)銷與業(yè)務(wù)規(guī)劃總監(jiān) ?想開(kāi)發(fā)一款能在多個(gè)地理位置處理任何設(shè)計(jì)規(guī)模的FPGA原型系統(tǒng)么?那么,最好擬定一個(gè)大...
2017-02-09 標(biāo)簽:FPGA設(shè)計(jì) 576 0
當(dāng)你的FPGA設(shè)計(jì)不能滿足時(shí)序要求時(shí),原因也許并不明顯。解決方案不僅僅依賴于使用FPGA的實(shí)現(xiàn)工具來(lái)優(yōu)化設(shè)計(jì)從而滿足時(shí)序要求,也需要設(shè)計(jì)者具有明確目標(biāo)和...
2017-02-09 標(biāo)簽:FPGA設(shè)計(jì) 322 0
關(guān)于利用Device DNA實(shí)現(xiàn)FPGA設(shè)計(jì)的介紹和說(shuō)明
Xilinx所有的FPGA器件都有Device DNA,這是一個(gè)57bit的二進(jìn)制序列,在器件生產(chǎn)的時(shí)候燒死到芯片里面,每個(gè)芯片都是唯一的。這個(gè)序列,用...
2019-10-12 標(biāo)簽:芯片FPGA設(shè)計(jì) 1340 0
針對(duì)Xilinx Zynq-7000 All Programmable SoC實(shí)現(xiàn)了一個(gè)圖像化FPGA設(shè)計(jì)和編程的環(huán)境
背景: 早在2014年,All Programmable技術(shù)和器件的全球領(lǐng)先的Xilinx公司聯(lián)手生態(tài)合作伙伴德國(guó)Silicon Software公司推...
2017-01-13 標(biāo)簽:FPGA設(shè)計(jì)SoCXilinx 2392 0
Synopsys與Lattice Semiconductor續(xù)簽多年期FPGA設(shè)計(jì)軟件OEM協(xié)議
Lattice Semiconductor軟件質(zhì)量和戰(zhàn)略合作伙伴關(guān)系高級(jí)總監(jiān)Choon-Hoe Yeoh說(shuō):“我們與Synopsys長(zhǎng)期合作關(guān)系的延續(xù)讓...
2016-07-06 標(biāo)簽:FPGA設(shè)計(jì)汽車電子Synopsys 1815 0
美高森美Libero SoC v11.7版本軟件增強(qiáng)FPGA設(shè)計(jì)的安全性、 使用性和效率并加快上市速度
致力于在功耗、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):...
2016-03-30 標(biāo)簽:FPGAFPGA設(shè)計(jì)美高森美 1419 0
FPGA設(shè)計(jì)因需而變 向新融合時(shí)代進(jìn)發(fā)
半導(dǎo)體技術(shù)已經(jīng)進(jìn)入了新的發(fā)展時(shí)期。目前,28nm芯片容量足以滿足整個(gè)系統(tǒng)需求,節(jié)省了功率組件和存儲(chǔ)器。如果說(shuō)哪一類產(chǎn)品的成長(zhǎng)率超過(guò)半導(dǎo)體行業(yè)平均增長(zhǎng)率,...
2012-08-14 標(biāo)簽:FPGAFPGA設(shè)計(jì)賽靈思 3504 1
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |