0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層設(shè)計(jì)要按照什么規(guī)矩來(lái)

PCB線路板打樣 ? 來(lái)源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-18 10:01 ? 次閱讀

總的來(lái)說(shuō)疊層設(shè)計(jì)主要要遵從兩個(gè)規(guī)矩:

1.每個(gè)走線層都必須有一個(gè)鄰近的參考層(電源或地層);

2.鄰近的主電源層和地層要保持最小間距,以提供較大的耦合電容;

下面列出從兩層板到八層板的疊層來(lái)進(jìn)行示例講解:

一、單面PCB板和雙面PCB板的疊層

對(duì)于兩層板來(lái)說(shuō),由于板層數(shù)量少,已經(jīng)不存在疊層的問(wèn)題??刂艵MI輻射主要從布線和布局來(lái)考慮;

單層板和雙層板的電磁兼容問(wèn)題越來(lái)越突出。造成這種現(xiàn)象的主要原因就是因信號(hào)回路面積過(guò)大,不僅產(chǎn)生了較強(qiáng)的電磁輻射,而且使電路對(duì)外界干擾敏感。要改善線路的電磁兼容性,最簡(jiǎn)單的方法是減小關(guān)鍵信號(hào)的回路面積。

關(guān)鍵信號(hào):從電磁兼容的角度考慮,關(guān)鍵信號(hào)主要指產(chǎn)生較強(qiáng)輻射的信號(hào)和對(duì)外界敏感的信號(hào)。能夠產(chǎn)生較強(qiáng)輻射的信號(hào)一般是周期性信號(hào),如時(shí)鐘或地址的低位信號(hào)。對(duì)干擾敏感的信號(hào)是指那些電平較低的模擬信號(hào)。

單、雙層板通常使用在低于10KHz的低頻模擬設(shè)計(jì)中:

1)在同一層的電源走線以輻射狀走線,并最小化線的長(zhǎng)度總和;

2)走電源、地線時(shí),相互靠近;在關(guān)鍵信號(hào)線邊上布一條地線,這條地線應(yīng)盡量靠近信號(hào)線。這樣就形成了較小的回路面積,減小差模輻射對(duì)外界干擾的敏感度。當(dāng)信號(hào)線的旁邊加一條地線后,就形成了一個(gè)面積最小的回路,信號(hào)電流肯定會(huì)取到這個(gè)回路,而不是其它地線路徑。

3)如果是雙層線路板,可以在線路板的另一面,緊靠近信號(hào)線的下面,沿著信號(hào)線布一條地線,一線盡量寬些。這樣形成的回路面積等于線路板的厚度乘以信號(hào)線的長(zhǎng)度。

二、四層板的疊層

1.SIG-GND(PWR)-PWR(GND)-SIG;2.GND-SIG(PWR)-SIG(PWR)-GND;

對(duì)于以上兩種疊層設(shè)計(jì),潛在的問(wèn)題是對(duì)于傳統(tǒng)的1.6mm(62mil)板厚。層間距將會(huì)變得很大,不僅不利于控制阻抗,層間耦合及屏蔽;特別是電源地層之間間距很大,降低了板電容,不利于濾除噪聲。

對(duì)于第一種方案,通常應(yīng)用于板上芯片較多的情況。這種方案可得到較好的SI性能,對(duì)于EMI性能來(lái)說(shuō)并不是很好,主要要通過(guò)走線及其他細(xì)節(jié)來(lái)控制。主要注意:地層放在信號(hào)最密集的信號(hào)層的相連層,有利于吸收和抑制輻射;增大板面積,體現(xiàn)20H規(guī)則。

對(duì)于第二種方案,通常應(yīng)用于板上芯片密度足夠低和芯片周?chē)凶銐蛎娣e(放置所要求的電源覆銅層)的場(chǎng)合。此種方案PCB的外層均為地層,中間兩層均為信號(hào)/電源層。信號(hào)層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號(hào)微帶路徑的阻抗也低,也可通過(guò)外層地屏蔽內(nèi)層信號(hào)輻射。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。

注意:中間兩層信號(hào)、電源混合層間距要拉開(kāi),走線方向垂直,避免出現(xiàn)串?dāng)_;適當(dāng)控制板面積,體現(xiàn)20H規(guī)則;如果要控制走線阻抗,上述方案要非常小心地將走線布置在電源和接地鋪銅的下邊。另外,電源或地層上的鋪銅之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。

三、六層板的疊層

對(duì)于芯片密度較大、時(shí)鐘頻率較高的設(shè)計(jì)應(yīng)考慮6層板的設(shè)計(jì),推薦疊層方式:

1.SIG-GND-SIG-PWR-GND-SIG;對(duì)于這種方案,這種疊層方案可得到較好的信號(hào)完整性,信號(hào)層與接地層相鄰,電源層和接地層配對(duì),每個(gè)走線層的阻抗都可較好控制,且兩個(gè)地層都是能良好的吸收磁力線。并且在電源、地層完整的情況下能為每個(gè)信號(hào)層都提供較好的回流路徑。

2.GND-SIG-GND-PWR-SIG-GND;對(duì)于這種方案,該種方案只適用于器件密度不是很高的情況,這種疊層具有上面疊層的所有優(yōu)點(diǎn),并且這樣頂層和底層的地平面比較完整,能作為一個(gè)較好的屏蔽層來(lái)使用。需要注意的是電源層要靠近非主元件面的那一層,因?yàn)榈讓拥钠矫鏁?huì)更完整。因此,EMI性能要比第一種方案好。

小結(jié):對(duì)于六層板的方案,電源層與地層之間的間距應(yīng)盡量減小,以獲得好的電源、地耦合。但62mil的板厚,層間距雖然得到減小,還是不容易把主電源與地層之間的間距控制得很小。對(duì)比第一種方案與第二種方案,第二種方案成本要大大增加。因此,我們疊層時(shí)通常選擇第一種方案。設(shè)計(jì)時(shí),遵循20H規(guī)則和鏡像層規(guī)則設(shè)計(jì)。

四、八層板的疊層

1、由于差的電磁吸收能力和大的電源阻抗導(dǎo)致這種不是一種好的疊層方式。它的結(jié)構(gòu)如下:

1.Signal1元件面、微帶走線層

2.Signal2內(nèi)部微帶走線層,較好的走線層(X方向)

3.Ground

4.Signal3帶狀線走線層,較好的走線層(Y方向)

5.Signal4帶狀線走線層

6.Power

7.Signal5內(nèi)部微帶走線層

8.Signal6微帶走線層

2、是第三種疊層方式的變種,由于增加了參考層,具有較好的EMI性能,各信號(hào)層的特性阻抗可以很好的控制。

1.Signal1元件面、微帶走線層,好的走線層

2.Ground地層,較好的電磁波吸收能力

3.Signal2帶狀線走線層,好的走線層

4.Power電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收5.Ground地層

6.Signal3帶狀線走線層,好的走線層

7.Power地層,具有較大的電源阻抗

8.Signal4微帶走線層,好的走線層

3、最佳疊層方式,由于多層地參考平面的使用具有非常好的地磁吸收能力。

1.Signal1元件面、微帶走線層,好的走線層

2.Ground地層,較好的電磁波吸收能力

3.Signal2帶狀線走線層,好的走線層

4.Power電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收5.Ground地層

6.Signal3帶狀線走線層,好的走線層

7.Ground地層,較好的電磁波吸收能力

8.Signal4微帶走線層,好的走線層

對(duì)于如何選擇設(shè)計(jì)用幾層板和用什么方式的疊層,要根據(jù)板上信號(hào)網(wǎng)絡(luò)的數(shù)量,器件密度,PIN密度,信號(hào)的頻率,板的大小等許多因素。對(duì)于這些因素我們要綜合考慮。對(duì)于信號(hào)網(wǎng)絡(luò)的數(shù)量越多,器件密度越大,PIN密度越大,信號(hào)的頻率越高的設(shè)計(jì)應(yīng)盡量采用多層板設(shè)計(jì)。為得到好的EMI性能最好保證每個(gè)信號(hào)層都有自己的參考層。

責(zé)任編輯:Ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395031
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2064

    瀏覽量

    15430
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42909
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4305
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型 gujing 編輯:谷景電子 對(duì)于大部分電子設(shè)備來(lái)說(shuō),貼片電感的選擇是一個(gè)特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?95次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對(duì)稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號(hào)
    的頭像 發(fā)表于 07-23 11:36 ?911次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?401次閱讀

    什么是PCBPCB設(shè)計(jì)原則

    對(duì)于信號(hào),通常每個(gè)信號(hào)都與內(nèi)電直接相鄰,與其他信號(hào)有有效的隔離,以減小串?dāng)_。在設(shè)計(jì)過(guò)程中,可以考慮多層參考地平面,以增強(qiáng)電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2107次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則

    PCB結(jié)構(gòu)與阻抗計(jì)算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計(jì)算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹(shù)脂),Core的上下表面之間填充的是固態(tài)
    的頭像 發(fā)表于 01-25 17:15 ?1w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與阻抗計(jì)算筆記分享

    PCB設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    良好的PCB設(shè)計(jì)能夠?yàn)楦咚傩盘?hào)回流提供完整的路徑,縮小信號(hào)環(huán)路面積,降低信號(hào)耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?527次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    PCB設(shè)計(jì)示例詳解

    對(duì)于兩板來(lái)說(shuō),由于板層數(shù)量少,已經(jīng)不存在的問(wèn)題??刂艵MI輻射主要從布線和布局來(lái)考慮;單層板和雙層板的電磁兼容問(wèn)題越來(lái)越突出。造成這種現(xiàn)象的主要原因就是因信號(hào)回路面積過(guò)大,不僅產(chǎn)
    發(fā)表于 01-03 15:06 ?311次閱讀

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計(jì)

    今天畫(huà)了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?744次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計(jì)

    DDR電路的與阻抗設(shè)計(jì)!

    在8通孔板設(shè)計(jì)中,頂層信號(hào) L1 的參考平面為 L2,底層信號(hào) L8 的參考平面為 L7。 建議層疊為T(mén)OP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:48

    DDR電路的與阻抗設(shè)計(jì)

    在8通孔板設(shè)計(jì)中,頂層信號(hào) L1 的參考平面為 L2,底層信號(hào) L8 的參考平面為 L7。 建議層疊為T(mén)OP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:46

    怎樣通過(guò)安排來(lái)減少EMI問(wèn)題?

    怎樣通過(guò)安排來(lái)減少EMI問(wèn)題? 通過(guò)合理安排結(jié)構(gòu)可以顯著減少電磁干擾(EMI)問(wèn)題。在本文中,我們將詳細(xì)探討
    的頭像 發(fā)表于 11-24 14:44 ?597次閱讀

    PCB設(shè)計(jì)中的原則

    在進(jìn)行多層PCB的設(shè)計(jì)時(shí),PCB的層疊是其中一個(gè)非常重要的環(huán)節(jié),層疊的好壞對(duì)于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號(hào)與地層相鄰
    的頭像 發(fā)表于 11-13 07:50 ?1546次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的<b class='flag-5'>疊</b><b class='flag-5'>層</b>原則

    PCB板和“假八板”有什么不同?

    一站式PCBA智造廠家今天為大家講講PCB當(dāng)中的“假八”是什么意思呢?PCB設(shè)計(jì)中的“假八
    的頭像 發(fā)表于 11-09 09:19 ?1118次閱讀
    <b class='flag-5'>PCB</b>八<b class='flag-5'>層</b>板和“假八<b class='flag-5'>層</b>板”有什么不同?

    板的常見(jiàn)PCB

     正如您所看到的,兩個(gè)信號(hào)都位于平面層(接地層或電源)旁邊。因此,給定信號(hào)的返回電流可以在相鄰平面上流動(dòng)。這樣可以通過(guò)化電流產(chǎn)生的環(huán)路面積來(lái)化電流返回路徑電感。低電感返回路徑可提高噪聲性能并減少電路板輻射(差分和共模發(fā)射)。
    發(fā)表于 11-08 14:52 ?3832次閱讀
    四<b class='flag-5'>層</b>板的常見(jiàn)<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>

    PCBA電路板經(jīng)典設(shè)計(jì)多為偶數(shù)的原因

    在smt貼片工廠中從設(shè)計(jì)的PCB可以發(fā)現(xiàn),經(jīng)典的設(shè)計(jì)幾乎都是偶數(shù)而不是奇數(shù)
    的頭像 發(fā)表于 11-08 10:07 ?470次閱讀