0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電將繼續(xù)采用FinFET晶體管技術(shù),有信心保持良好水平

姚小熊27 ? 來源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2020-06-12 17:31 ? 次閱讀

據(jù)悉,臺積電3納米將繼續(xù)采取目前的FinFET晶體管技術(shù)。

這意味著臺積電確認了3納米工藝并非FinFET技術(shù)的瓶頸,甚至還非常有自信能夠在相同的FinFET技術(shù)下,在3納米制程里取得水準(zhǔn)以上的良率。這也代表著臺積電的微縮技術(shù)遠超過其他的芯片制造商。

當(dāng)制程下探,電路無可避免的會遭遇到控制的困難,產(chǎn)生如漏電、電壓不穩(wěn)定等的短通道效應(yīng)(Short-channel Effects)。而為了有效抑制短通道效應(yīng),盡可能的增加電路的面積,提高電子流動的穩(wěn)定性,就是半導(dǎo)體制造業(yè)者重要的考量,而鰭式晶體管(FinFET)架構(gòu)就因此而生。

FinFET運用立體的結(jié)構(gòu),增加了電路閘極的接觸面積,進而讓電路更加穩(wěn)定,同時也達成了半導(dǎo)體制程持續(xù)微縮的目標(biāo)。但這個立體結(jié)構(gòu)的微縮也非無極限,一但走到了更低的制程之后,必定要轉(zhuǎn)采其他的技術(shù),否則摩爾定律就會就此打住。

也因此,三星電子(Samsung)在2019年就宣布,將在3納米制程世代,改采閘極全環(huán)(Gate-All-Around,GAA)的技術(shù),作為他們FinFET之后的接班制程;無獨有偶,目前的半導(dǎo)體龍頭英特爾Intel),也在不久前宣布,將投入GAA技術(shù)的開發(fā),并預(yù)計在2023年推出采用GAA制程技術(shù)的5納米芯片。

由于世界前兩大的半導(dǎo)體廠都相繼宣布投入GAA的懷抱,因此更讓人篤定,也許3納米將會是GAA的時代了,因為至3納米制程,F(xiàn)inFET晶體管就可能面臨瓶頸,必須被迫進入下個世代。

唯獨臺積電,仍將在3納米世代延續(xù)FinFET晶體管的技術(shù)。進入3納米世代,也因此他們不用變動太多的生產(chǎn)工具,也能有較具優(yōu)勢的成本結(jié)構(gòu)。而對客戶來說,也將不用有太多的設(shè)計變更,也有助于客戶降低生產(chǎn)的成本。若最終的產(chǎn)品性能還能與競爭對手平起平坐,那臺積電可能又將在3納米產(chǎn)品世代再勝一籌。

尤其是對客戶來說,在先進制程的開發(fā)里變更設(shè)計,無論是改變設(shè)計工具或者是驗證和測試的流程,都會是龐大的成本,時間和金錢都是。因此若能維持當(dāng)前的設(shè)計體系,對臺積電和客戶來說,都會是個雙贏局面。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    43

    文章

    5578

    瀏覽量

    165879
  • FinFET
    +關(guān)注

    關(guān)注

    12

    文章

    247

    瀏覽量

    90067
  • LED微縮技術(shù)
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    4993
收藏 人收藏

    評論

    相關(guān)推薦

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?1019次閱讀

    晶體管的主要材料哪些

    晶體管的主要材料是半導(dǎo)體材料,這些材料在導(dǎo)電性能上介于導(dǎo)體和絕緣體之間,具有獨特的電子結(jié)構(gòu)和性質(zhì),使得晶體管能夠?qū)崿F(xiàn)對電流的有效控制。以下詳細探討晶體管的主要材料,包括硅(Si)、鍺
    的頭像 發(fā)表于 08-15 11:32 ?735次閱讀

    GaN晶體管的應(yīng)用場景哪些

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),近年來在多個領(lǐng)域展現(xiàn)出廣泛的應(yīng)用場景。其出色的高頻性能、高功率密度、高溫穩(wěn)定性以及低導(dǎo)通電阻等特性,使得GaN晶體管成為電力電子和高頻通信等領(lǐng)域的優(yōu)選器件。以
    的頭像 發(fā)表于 08-15 11:27 ?553次閱讀

    跨制程整合晶體管架構(gòu)并引入CFET,發(fā)布新一代芯片技術(shù)

    張曉強強調(diào),半導(dǎo)體產(chǎn)業(yè)的黃金時代已然來臨,未來AI芯片的發(fā)展幾乎99%都依賴于的先進邏輯技術(shù)和先進封裝技術(shù)
    的頭像 發(fā)表于 05-24 15:09 ?684次閱讀

    英特爾競購High-NA EUV設(shè)備,決定回避

     另一方面,的年度技術(shù)論壇正在美國和歐洲如火如荼地進行,備受世人矚目的是該公司計劃在2026年量產(chǎn)A16技術(shù),該
    的頭像 發(fā)表于 05-20 09:39 ?346次閱讀

    AMD與聯(lián)手推動先進工藝發(fā)展

    展望未來,正通過多個方向推動半導(dǎo)體行業(yè)持續(xù)發(fā)展:包括硅光子學(xué)的研發(fā)、與DRAM廠商在HBM領(lǐng)域的深度合作以及探索3D堆疊技術(shù)應(yīng)用于
    的頭像 發(fā)表于 04-29 15:59 ?281次閱讀

    晶體管放大時,各級電位狀態(tài)是什么

    級。 在晶體管放大電路中,輸入級負責(zé)接收輸入信號,并將其放大輸出給中間級。中間級繼續(xù)放大信號并將其輸出給輸出級,最后輸出級信號放大到所需的幅值,并輸出給負載。 在每個級別的晶體管中,
    的頭像 發(fā)表于 02-27 16:51 ?997次閱讀

    ISSCC 2024談萬億晶體管,3nm導(dǎo)入汽車

    推出更先進封裝平臺,晶體管可增加到1萬億個。
    的頭像 發(fā)表于 02-23 10:05 ?1110次閱讀
    ISSCC 2024<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>談萬億<b class='flag-5'>晶體管</b>,3nm<b class='flag-5'>將</b>導(dǎo)入汽車

    什么方法可以提高晶體管的開關(guān)速度呢?

    什么方法可以提高晶體管的開關(guān)速度呢? 電子行業(yè)一直在尋求提高晶體管速度的方法,以滿足高速和高性能計算需求。下面詳細介紹幾種可以提高晶體管
    的頭像 發(fā)表于 01-12 11:18 ?1110次閱讀

    如何走向萬億級晶體管之路?

    預(yù)計封裝技術(shù)(CoWoS、InFO、SoIC 等)取得進步,使其能夠在 2030 年左右構(gòu)建封裝超過一萬億個
    發(fā)表于 12-29 10:35 ?253次閱讀
    如何走向萬億級<b class='flag-5'>晶體管</b>之路?

    :規(guī)劃1萬億晶體管芯片封裝策略

    為達成此目標(biāo),公司正加緊推進N2和N2P級別的2nm制造節(jié)點研究,并同步發(fā)展A14和A10級別的1.4nm加工工藝,預(yù)計到2030年可以實現(xiàn)。此外,預(yù)計封裝技術(shù),如CoWoS、I
    的頭像 發(fā)表于 12-28 15:20 ?572次閱讀

    晶體管是怎么做得越來越小的?

    FinFET結(jié)構(gòu),我們比較容易理解晶體管尺寸縮小的原理。如下圖所示:那么從20nm開始到3nm,晶體管的結(jié)構(gòu)都是FinFET的。結(jié)構(gòu)沒有變化的條件下,
    的頭像 發(fā)表于 12-19 16:29 ?581次閱讀
    <b class='flag-5'>晶體管</b>是怎么做得越來越小的?

    探討晶體管尺寸縮小的原理

    從平面晶體管結(jié)構(gòu)(Planar)到立體的FinFET結(jié)構(gòu),我們比較容易理解晶體管尺寸縮小的原理。
    發(fā)表于 12-02 14:04 ?935次閱讀
    探討<b class='flag-5'>晶體管</b>尺寸縮小的原理

    使用晶體管作為開關(guān)

    晶體管作為現(xiàn)代電子技術(shù)的核心組件之一,尤其是雙極結(jié)型晶體管(BJT),在眾多應(yīng)用中扮演著開關(guān)的重要角色。這篇文章深入探討如何在共射極配置下使用NPN型BJT
    的頭像 發(fā)表于 11-28 11:15 ?1097次閱讀
    使用<b class='flag-5'>晶體管</b>作為開關(guān)

    德國反壟斷批準(zhǔn)博世、英飛凌和恩智浦入股

     該晶圓廠采用的28/22納米平面互補金屬氧化物半導(dǎo)體(CMOS)和16/12納米鰭式場效電晶體
    的頭像 發(fā)表于 11-08 15:24 ?717次閱讀