0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

現(xiàn)在3DIC設計面臨哪些挑戰(zhàn)?

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2021-06-09 17:46 ? 次閱讀

隨著摩爾定律的逐漸失效,縮小芯片尺寸的挑戰(zhàn)日益艱巨。但隨著新工藝和技術接連涌現(xiàn),芯片設計規(guī)模仍在持續(xù)拓展。其中一種方式就是采用3DIC,它將硅晶圓或裸晶垂直堆疊到同一個封裝器件中,從而帶來性能、功耗和面積優(yōu)勢。由于它能夠同時實現(xiàn)極端、異構和同構的集成,3DIC適合支持計算密集型工作負載,并提供了 2D 架構所不具備的密集性和可擴展性。

3DIC設計面臨哪些挑戰(zhàn)?

3DIC給AI、5G、數(shù)據(jù)中心、大型網絡系統(tǒng)、高性能計算等領域帶來變革的同時,也面臨著不少挑戰(zhàn)。從2D架構升級為3D架構,設計人員往往習慣于沿用自己熟悉的一套既定方法、工具和工作流來開發(fā) SoC。這種思維定式導致設計人員在高度碎片化的環(huán)境中創(chuàng)建2.5D和3DIC設計,其中充斥著大量單點工具解決方案。目前,設計人員依然只能執(zhí)行以人工操作為主的評估,由于缺乏綜合性的分析和反饋,這項任務既繁瑣又易出錯。

另一項挑戰(zhàn)在于,在整個設計流程中,各參與團隊的工作流效率和效力,這涉及架構、設計、實施、IP創(chuàng)建/集成、封裝等團隊。比如,在以往的2D環(huán)境中,將完成的芯片級設計轉交給封裝團隊,這是一個相對簡單的步驟。然而對于3DIC而言,這一環(huán)節(jié)有更多的反復,因為得出的設計可能達不到更加嚴格的封裝要求。

擁有超高收斂性環(huán)境的一體化3D設計應運而生

現(xiàn)有的各種單點工具只能解決復雜的3DIC設計中細枝末節(jié)的難題,更加高效的解決方案是采用統(tǒng)一的平臺,將系統(tǒng)級信號、功耗和散熱分析集成到同一套緊密結合的解決方案中。

新思科技通過3DIC Compiler為多裸晶片集成提供了統(tǒng)一的平臺,為3D可視化、路徑、探索、設計、實現(xiàn)、驗證及簽核提供了一體化的超高收斂性環(huán)境。該平臺建立在新思科技Fusion Design Platform高度可擴展的通用數(shù)據(jù)模型之上。該平臺在提高效率的同時,還可以擴展容量和性能,以支持實現(xiàn)數(shù)十億個裸晶間互連。該平臺提供全套自動化功能的同時,還具備電源完整性、注重優(yōu)化散熱和降噪,從而減少迭代次數(shù)。

3DIC Compiler可以讓用戶切實體驗到裸晶芯片在先進節(jié)點表現(xiàn)的巨大設計生產力優(yōu)勢,周轉時間從幾個月縮短為僅僅幾小時。此外,新思科技與Ansys達成合作,以 Ansys芯片封裝協(xié)同仿真工具為3DIC Compiler提供內部設計支持,從而提供全面的信號和電源完整性分析。

原文標題:為解決3DIC芯片設計難題,3DIC Compiler應運而生!

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    452

    文章

    50020

    瀏覽量

    419759
  • IC
    IC
    +關注

    關注

    36

    文章

    5840

    瀏覽量

    174929

原文標題:為解決3DIC芯片設計難題,3DIC Compiler應運而生!

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    天馬微電子受邀出席DIC EXPO 2024

    DIC EXPO 2024在陪伴中國顯示產業(yè)走過14個春秋之際,DIC系列會展活動將于下周引爆年度顯示盛典,以全球顯示產業(yè)交流合作的紐帶,助力產業(yè)可持續(xù)化健康發(fā)展。
    的頭像 發(fā)表于 09-27 10:06 ?285次閱讀

    新思科技攜手英特爾推出可量產Multi-Die芯片設計解決方案

    提供了一個統(tǒng)一的協(xié)同設計與分析解決方案,通過新思科技3DIC Compiler加速從芯片到系統(tǒng)的各個階段的多裸晶芯片設計的探索和開發(fā)。此外,新思科技3DSO.ai與新思科技3DIC Compiler原生集成,實現(xiàn)了信號、電源和熱
    的頭像 發(fā)表于 07-16 09:42 ?489次閱讀

    新思科技面向英特爾代工推出可量產的多裸晶芯片設計參考流程,加速芯片創(chuàng)新

    3DIC Compiler協(xié)同設計與分析解決方案結合新思科技IP,加速英特爾代工EMIB技術的異構集成 摘要: 新思科技人工智能(AI)驅動型多裸晶芯片(Multi-die)設計參考流程已擴展至
    發(fā)表于 07-09 13:42 ?741次閱讀

    全光網應用面臨挑戰(zhàn)

    盡管全光網絡具有諸多優(yōu)勢和廣闊的應用前景,但在實際應用中仍然面臨一些挑戰(zhàn),例如: 成本挑戰(zhàn):全光網絡的建設和維護成本相對較高,包括光纖敷設、光交換設備和光傳輸設備等硬件設備的采購和維護成本。特別是在
    的頭像 發(fā)表于 05-09 11:03 ?412次閱讀

    人工智能芯片在先進封裝面臨的三個關鍵挑戰(zhàn)

    IC封裝面臨的制造挑戰(zhàn)有哪些?人工智能芯片的封裝就像是一個由不同尺寸和形狀的單個塊組成的拼圖,每一塊都對最終產品至關重要。這些器件通常集成到2.5DIC封裝中,旨在減少占用空間并最大限度地提高帶寬。圖形處理單元(GPU)和多個
    的頭像 發(fā)表于 05-08 08:27 ?1355次閱讀
    人工智能芯片在先進封裝<b class='flag-5'>面臨</b>的三個關鍵<b class='flag-5'>挑戰(zhàn)</b>

    新思科技攜手臺積公司推出“從架構探索到簽核” 統(tǒng)一設計平臺

    新思科技3DIC Compiler集成了3Dblox 2.0標準,可用于異構集成和“從架構探索到簽核”的完整解決方案。
    的頭像 發(fā)表于 01-12 13:40 ?458次閱讀
    新思科技攜手臺積公司推出“從架構探索到簽核” 統(tǒng)一設計平臺

    微波GaN HEMT 技術面臨挑戰(zhàn)

    報告內容包含: 微帶WBG MMIC工藝 GaN HEMT 結構的生長 GaN HEMT 技術面臨挑戰(zhàn)
    發(fā)表于 12-14 11:06 ?340次閱讀
    微波GaN HEMT 技術<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    Multi-Die系統(tǒng),掀起新一輪技術革命!

    利用Multi-Die系統(tǒng)能實現(xiàn)異構集成,并且利用較小Chiplet實現(xiàn)更高良率,更小的外形尺寸和緊湊的封裝,降低系統(tǒng)的功耗和成本。Ansys半導體產品研發(fā)主管Murat Becer指出:“3DIC正在經歷爆炸性增長,我們預計今年3DIC設計的數(shù)量將是去年的
    的頭像 發(fā)表于 11-29 16:35 ?611次閱讀

    先進ic封裝常用術語有哪些

    TSV是2.5D和3D集成電路封裝技術中的關鍵實現(xiàn)技術。半導體行業(yè)一直在使用HBM技術將DRAM封裝在3DIC中。
    發(fā)表于 11-27 11:40 ?678次閱讀
    先進ic封裝常用術語有哪些

    當芯片變身 3D系統(tǒng),3D異構集成面臨哪些挑戰(zhàn)

    當芯片變身 3D 系統(tǒng),3D 異構集成面臨哪些挑戰(zhàn)
    的頭像 發(fā)表于 11-24 17:51 ?708次閱讀
    當芯片變身 <b class='flag-5'>3</b>D系統(tǒng),<b class='flag-5'>3</b>D異構集成<b class='flag-5'>面臨</b>哪些<b class='flag-5'>挑戰(zhàn)</b>

    奇異摩爾與智原科技聯(lián)合發(fā)布 2.5D/3DIC整體解決方案

    作為全球領先的互聯(lián)產品和解決方案公司,奇異摩爾期待以自身 Chiplet 互聯(lián)芯粒、網絡加速芯粒產品及全鏈路解決方案,結合智原全面的先進封裝一站式服務,通力協(xié)作,深耕 2.5D interposer 與 3DIC 領域,攜手開啟 Chiplet 時代的新篇章。
    的頭像 發(fā)表于 11-12 10:06 ?819次閱讀

    便攜式醫(yī)療監(jiān)控系統(tǒng)面臨的設計挑戰(zhàn)

    電子發(fā)燒友網站提供《便攜式醫(yī)療監(jiān)控系統(tǒng)面臨的設計挑戰(zhàn).doc》資料免費下載
    發(fā)表于 11-10 09:48 ?0次下載
    便攜式醫(yī)療監(jiān)控系統(tǒng)<b class='flag-5'>面臨</b>的設計<b class='flag-5'>挑戰(zhàn)</b>

    大算力時代下,跨越多工藝、多IP供應商的3DIC也需要EDA支持

    電子發(fā)燒友網報道(文/周凱揚)隨著摩爾定律越來越難以維系,晶體管擴展帶來的性能與成本優(yōu)勢逐漸減弱,半導體行業(yè)已經面臨著新的拐點。Chiplet和3DIC集成的方案相較傳統(tǒng)的單片技術相比,占用空間更小
    的頭像 發(fā)表于 11-09 00:22 ?1642次閱讀

    極速智能,創(chuàng)見未來——2023芯和半導體用戶大會順利召開

    高性能計算和人工智能正在形成推動半導體行業(yè)飛速發(fā)展的雙翼。面對摩爾定律趨近極限的挑戰(zhàn)3DIC Chiplet先進封裝異構集成系統(tǒng)越來越成為產業(yè)界矚目的焦點。這種創(chuàng)新的系統(tǒng)不僅在Chiplet
    的頭像 發(fā)表于 10-26 10:48 ?504次閱讀
    極速智能,創(chuàng)見未來——2023芯和半導體用戶大會順利召開

    極速智能,創(chuàng)見未來 2023芯和半導體用戶大會順利召開

    高性能計算和人工智能正在形成推動半導體行業(yè)飛速發(fā)展的雙翼。面對摩爾定律趨近極限的挑戰(zhàn),3DIC Chiplet先進封裝異構集成系統(tǒng)越來越成為產業(yè)界矚目的焦點。這種創(chuàng)新的系統(tǒng)不僅在Chiplet
    發(fā)表于 10-26 09:46 ?170次閱讀
    極速智能,創(chuàng)見未來 2023芯和半導體用戶大會順利召開