0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出Versal HBM自適應(yīng)計(jì)算加速平臺(tái),應(yīng)對(duì)網(wǎng)絡(luò)與云端大數(shù)據(jù)的雙重挑戰(zhàn)

? 來源:廠商供稿 ? 作者:賽靈思 ? 2021-07-19 18:46 ? 次閱讀

2021 年 7 月 15 日,中國(guó)北京 —— 賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今日宣布推出 Versal? HBM 自適應(yīng)計(jì)算加速平臺(tái)( ACAP ),這是 Versal? 產(chǎn)品組合的最新產(chǎn)品系列。Versal HBM ACAP 在單個(gè)平臺(tái)上融合了高速存儲(chǔ)器、安全連接和靈活應(yīng)變的計(jì)算。該系列集成了最先進(jìn)的 HBM2e DRAM,可提供 820GB/s 吞吐量和 32GB 容量,與 DDR5 1相比存儲(chǔ)器帶寬提高 8 倍、功耗降低 63%。Versal HBM 系列在架構(gòu)上能夠滿足數(shù)據(jù)中心、有線網(wǎng)絡(luò)、測(cè)試與測(cè)量領(lǐng)域中計(jì)算最密集、內(nèi)存受限應(yīng)用的更高存儲(chǔ)需求。


圖:賽靈思全新Versal? HBM 自適應(yīng)計(jì)算加速平臺(tái)( ACAP )系列


賽靈思產(chǎn)品管理與營(yíng)銷高級(jí)總監(jiān) Sumit Shah 表示:“眾多實(shí)時(shí)高性能應(yīng)用正面臨存儲(chǔ)器帶寬不足的嚴(yán)重瓶頸,并且只能在其功耗和耐熱能力極限下運(yùn)行。Versal HBM 系列能夠消除這些瓶頸,為客戶提供優(yōu)質(zhì)解決方案,既助力數(shù)據(jù)中心和網(wǎng)絡(luò)運(yùn)營(yíng)商顯著提升性能,又能降低系統(tǒng)功耗、時(shí)延、外形尺寸和總擁有成本?!?/p>

高帶寬與安全連接

Versal HBM 器件在 Versal Premium 系列的基礎(chǔ)上構(gòu)建,集成了功耗優(yōu)化型網(wǎng)絡(luò)內(nèi)核,從而實(shí)現(xiàn)高帶寬與安全連接。Versal HBM 系列通過112Gb/s PAM4 收發(fā)器提供了 5.6Tb/s 串行帶寬、2.4Tb/s 可擴(kuò)展以太網(wǎng)帶寬、1.2Tb/s 線速加密吞吐量、600Gb/s Interlaken 連接,以及內(nèi)置 DMA 的1.5Tb/s PCIe?Gen5 帶寬,同時(shí)支持 CCIX 和 CXL。這套廣泛的硬化 IP 為各種協(xié)議、數(shù)據(jù)速率和光傳輸標(biāo)準(zhǔn)提供了現(xiàn)成的多太比特( multi-terabit )網(wǎng)絡(luò)連接,實(shí)現(xiàn)了最佳功耗與性能水平以及最快的上市時(shí)間。

靈活應(yīng)變的計(jì)算

作為一款自適應(yīng)異構(gòu)計(jì)算平臺(tái),Versal HBM 系列旨在加速廣泛的具備大型數(shù)據(jù)集的工作負(fù)載,其集成了用于實(shí)現(xiàn)低時(shí)延硬件并行處理的自適應(yīng)引擎、用于 AI 推斷和信號(hào)處理的 DSP 引擎,以及用于嵌入式計(jì)算、平臺(tái)管理、安全啟動(dòng)和配置的標(biāo)量引擎。不同于固定功能加速器,Versal HBM 能在幾毫秒內(nèi)動(dòng)態(tài)重新配置硬件,以靈活適應(yīng)不斷演進(jìn)的算法和新興協(xié)議,進(jìn)而避免對(duì)硬件進(jìn)行重新設(shè)計(jì)和重新部署。


圖:Versal HBM 系列在單個(gè)平臺(tái)上融合了高速存儲(chǔ)器、安全連接和靈活應(yīng)變的計(jì)算

改造網(wǎng)絡(luò)與數(shù)據(jù)中心

靈活應(yīng)變的計(jì)算與高帶寬存儲(chǔ)器和多太比特連接的融合,使得下一代云加速和安全互聯(lián)成為現(xiàn)實(shí)。Versal HBM ACAP 為大數(shù)據(jù)工作負(fù)載提供了卓越的性能和能效,這些工作負(fù)載包括欺詐檢測(cè)推薦引擎、數(shù)據(jù)庫加速、數(shù)據(jù)分析、金融建模,以及用于自然語言處理( NLP )的深度學(xué)習(xí)。Versal HBM 將運(yùn)行時(shí)間較之現(xiàn)代服務(wù)器級(jí) CPU 提升了幾個(gè)數(shù)量級(jí),同時(shí)還支持大 4 倍的數(shù)據(jù)集2,因此,用戶能夠以數(shù)量少得多和成本低得多的服務(wù)器來部署具備大規(guī)?;ヂ?lián)數(shù)據(jù)集的應(yīng)用。

同樣,Versal HBM ACAP系列還能為 800G 路由器、交換機(jī)和安全應(yīng)用提供網(wǎng)絡(luò)可擴(kuò)展性和優(yōu)異性能。利用傳統(tǒng)網(wǎng)絡(luò)處理器( NPU )實(shí)現(xiàn)下一代 800G 防火墻通常需要多個(gè) NPU 器件和 DDR 模塊,而單個(gè) Versal HBM ACAP 就可以消除對(duì)外部存儲(chǔ)器的需要,并能以顯著降低的功耗和極小的外形尺寸,執(zhí)行數(shù)據(jù)包處理、安全處理和靈活應(yīng)變的 AI 使能異常檢測(cè)。Versal HBM 系列令客戶可以使用更少的器件和系統(tǒng)實(shí)現(xiàn)其應(yīng)用,因而為云和網(wǎng)絡(luò)提供商大幅節(jié)省了資本支出( CapEX )和運(yùn)營(yíng)成本( OpEX )。

Versal HBM ACAP 系列適用于硬件與軟件開發(fā)者,并為任意開發(fā)者提供了設(shè)計(jì)入門通道,包括面向硬件開發(fā)者的 Vivado? 設(shè)計(jì)套件、面向軟件開發(fā)者的 Vitis? 統(tǒng)一軟件平臺(tái),以及面向數(shù)據(jù)科學(xué)家且具備特定領(lǐng)域框架與加速庫的 Vitis AI。

供貨情況

Versal HBM 系列以業(yè)經(jīng)量產(chǎn)驗(yàn)證的 7nm Versal 器件為基礎(chǔ)構(gòu)建。開發(fā)者可以開始在 Versal Premium 系列器件和評(píng)估板上制作原型,并輕松遷移到 Versal HBM 系列上。Versal HBM 系列將從 2022 年上半年開始提供樣品。相關(guān)技術(shù)文檔現(xiàn)已提供,工具將于 2021 年下半年通過早期試用計(jì)劃提供。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131085
  • 大數(shù)據(jù)
    +關(guān)注

    關(guān)注

    64

    文章

    8838

    瀏覽量

    137141
  • 加速平臺(tái)
    +關(guān)注

    關(guān)注

    0

    文章

    1

    瀏覽量

    1183
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    AMD Versal自適應(yīng)SoC CPM5 QDMA的Tandem PCIe啟動(dòng)流程介紹

    本文將從硬件設(shè)計(jì)和驅(qū)動(dòng)使用兩個(gè)方面介紹基于 CPM5 QDMA 的 AMD Versal 自適應(yīng) SoC 的 Tandem 設(shè)計(jì)和啟動(dòng)流程。
    的頭像 發(fā)表于 09-18 10:07 ?285次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC CPM5 QDMA的Tandem PCIe啟動(dòng)流程介紹

    第二代AMD Versal Prime系列自適應(yīng)SoC的亮點(diǎn)

    Versal Prime 系列自適應(yīng) SoC 在視頻相關(guān)指標(biāo)中提供了至高 2 倍的性能1,充分釋放創(chuàng)造力,是打造多通道 4K 和 8K 內(nèi)容捕獲、制作和分發(fā)設(shè)備的理想芯片平臺(tái)
    的頭像 發(fā)表于 09-14 15:32 ?249次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Prime系列<b class='flag-5'>自適應(yīng)</b>SoC的亮點(diǎn)

    ALINX受邀參加AMD自適應(yīng)計(jì)算峰會(huì)

    近日,AMD 自適應(yīng)計(jì)算峰會(huì)(AMD Adaptive Computing Summit, 即 AMD ACS)在深圳舉行,聚焦 AMD 自適應(yīng) SoC 和 FPGA 產(chǎn)品最新動(dòng)態(tài),以及設(shè)計(jì)工具和開發(fā)環(huán)境的前沿技巧,是全球硬件開發(fā)者和工程師們深入交流與學(xué)習(xí)的優(yōu)質(zhì)
    的頭像 發(fā)表于 08-02 14:36 ?516次閱讀

    PMP22165.1-適用于 Xilinx 通用自適應(yīng)計(jì)算加速平臺(tái) (ACAP) 的電源 PCB layout 設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《PMP22165.1-適用于 Xilinx 通用自適應(yīng)計(jì)算加速平臺(tái) (ACAP) 的電源 PCB layout 設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 05-19 10:45 ?0次下載
    PMP22165.1-適用于 Xilinx 通用<b class='flag-5'>自適應(yīng)計(jì)算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺(tái)</b> (ACAP) 的電源 PCB layout 設(shè)計(jì)

    在Vivado中構(gòu)建AMD Versal可擴(kuò)展嵌入式平臺(tái)示例設(shè)計(jì)流程

    為了應(yīng)對(duì)無線波束形成、大規(guī)模計(jì)算和機(jī)器學(xué)習(xí)推斷等新一代應(yīng)用需求的非線性增長(zhǎng),AMD 開發(fā)了一項(xiàng)全新的創(chuàng)新處理技術(shù) AI 引擎,片內(nèi)集成該AI Engine的FPGA系列是Versal? 自適應(yīng)
    的頭像 發(fā)表于 04-09 15:14 ?1238次閱讀
    在Vivado中構(gòu)建AMD <b class='flag-5'>Versal</b>可擴(kuò)展嵌入式<b class='flag-5'>平臺(tái)</b>示例設(shè)計(jì)流程

    AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)之PL通過NoC讀寫DDR4實(shí)驗(yàn)(4)

    Versal的DDR4是通過NoC訪問,因此需要添加NoC IP進(jìn)行配置。
    的頭像 發(fā)表于 03-22 17:18 ?1952次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge<b class='flag-5'>自適應(yīng)計(jì)算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺(tái)</b>之PL通過NoC讀寫DDR4實(shí)驗(yàn)(4)

    AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)之PL LED實(shí)驗(yàn)(3)

    對(duì)于Versal來說PL(FPGA)開發(fā)是至關(guān)重要的,這也是Versal比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè)
    的頭像 發(fā)表于 03-22 17:12 ?2145次閱讀

    AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)PL LED實(shí)驗(yàn)(3)

    對(duì)于Versal來說PL(FPGA)開發(fā)是至關(guān)重要的,這也是Versal比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè)
    的頭像 發(fā)表于 03-13 15:38 ?872次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge<b class='flag-5'>自適應(yīng)計(jì)算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺(tái)</b>PL LED實(shí)驗(yàn)(3)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)Versal 介紹(2)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)Versal 介紹,以及
    的頭像 發(fā)表于 03-07 16:03 ?917次閱讀
    【ALINX 技術(shù)分享】AMD <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應(yīng)計(jì)算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺(tái)</b>之 <b class='flag-5'>Versal</b> 介紹(2)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之準(zhǔn)備工作(1)

    AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之準(zhǔn)備工作,包含軟件環(huán)境、硬件環(huán)境。
    的頭像 發(fā)表于 03-07 15:49 ?711次閱讀
    【ALINX 技術(shù)分享】AMD <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應(yīng)計(jì)算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺(tái)</b>之準(zhǔn)備工作(1)

    AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)Versal介紹(2)

    Versal 包含了 Cortex-A72 處理器和 Cortex-R5 處理器,PL 端可編程邏輯部分,PMC 平臺(tái)管理控制器,AI Engine 等模塊,與以往的 ZYNQ 7000 和 MPSoC 不同,Versal 內(nèi)部
    的頭像 發(fā)表于 03-06 18:12 ?1331次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge<b class='flag-5'>自適應(yīng)計(jì)算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺(tái)</b>之<b class='flag-5'>Versal</b>介紹(2)

    Versal自適應(yīng)SoC硬件、IP和平臺(tái)開發(fā)方法指南

    電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC硬件、IP和平臺(tái)開發(fā)方法指南.pdf》資料免費(fèi)下載
    發(fā)表于 01-03 10:49 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC硬件、IP和<b class='flag-5'>平臺(tái)</b>開發(fā)方法指南

    Versal自適應(yīng)SoC系統(tǒng)集成和 確認(rèn)方法指南

    電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC系統(tǒng)集成和 確認(rèn)方法指南.pdf》資料免費(fèi)下載
    發(fā)表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC系統(tǒng)集成和 確認(rèn)方法指南

    Versal 自適應(yīng)SoC設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《Versal 自適應(yīng)SoC設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>自適應(yīng)</b>SoC設(shè)計(jì)指南

    AMD Versal系列CIPS IP核介紹

    AMD自適應(yīng)計(jì)算加速平臺(tái)(ACAP)是一個(gè)完全軟件可編程資源集合,這些資源結(jié)合在一起構(gòu)成片上系統(tǒng) (SoC),包括以下主要的資源塊
    的頭像 發(fā)表于 11-27 14:12 ?998次閱讀
    AMD <b class='flag-5'>Versal</b>系列CIPS IP核介紹