0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

晶振電路的PCB設計

SJK晶科鑫 ? 2022-04-15 14:48 ? 次閱讀

晶振電路設計考慮事項:

  1. 位置要選對:晶振內(nèi)部是石英晶體,如果不慎掉落或受不明撞擊,石英晶體易斷裂破損,所以晶振的放置遠離板邊,靠近MCU的位置布局。

2.兩靠近:耦合電容應盡量靠近晶振的電源管腳,如果多個耦合電容,按照電源流入方向,依次容值從大到小擺放;晶振則要盡量的靠近MCU。

3.走線短:所有連接晶振輸入/輸出端的導線盡量短,以減少噪聲干擾及分布電容對晶振的影響。

使晶振、外部電容器(如果有)與 IC之間的信號線盡可能保持最短。當非常低的電流通過IC晶振振蕩器時,如果線路太長,會使它對 EMC、ESD 與串擾產(chǎn)生非常敏感的影響。而且長線路還會給振蕩器增加寄生電容。

4.高獨立:盡可能保證晶振周圍的沒有其他元件。防止器件之間的互相干擾,影響時鐘和其他信號的質量。晶振周圍 1mm 禁布器件,0.5mm 禁布過孔走線,所有晶振下不打過孔(包括地過孔)。當心晶振和地的走線。

5.盡可能將其它時鐘線路與頻繁切換的信號線路布置在遠離晶振連接的位置。

6.外殼要接地:晶振的外殼必須要接地,除了防止晶振向外輻射,也可以屏蔽外來的干擾。


如果實際的負載電容配置不當,第一會引起線路參考頻率的誤差.另外如在發(fā)射接收電路上會使晶振的振蕩幅度下降(不在峰點),影響混頻信號的信號強度與信噪.


當波形出現(xiàn)削峰,畸變時,可增加負載電阻調整(幾十K到幾百K).要穩(wěn)定波形是并聯(lián)一個1M左右的反饋電阻.

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶振
    +關注

    關注

    33

    文章

    2773

    瀏覽量

    67755
  • 晶振電路
    +關注

    關注

    7

    文章

    92

    瀏覽量

    25238
收藏 人收藏

    評論

    相關推薦

    不同儀器的有什么作用?最全測試方法

    電路中的時鐘元件,能為微處理芯片提供穩(wěn)定的時鐘頻率。的頻率與芯片的反應速度密切相關,
    的頭像 發(fā)表于 10-24 08:08 ?120次閱讀
    不同儀器的<b class='flag-5'>晶</b><b class='flag-5'>振</b>有什么作用?最全<b class='flag-5'>晶</b><b class='flag-5'>振</b>測試方法

    pcb布局中注意事項

    (Crystal Oscillator)在PCB布局中是一個非常重要的組件,它為電子設備提供穩(wěn)定的時鐘信號。在設計和布局過程中,需要考慮多種因素以確保
    的頭像 發(fā)表于 09-19 10:55 ?343次閱讀

    有源和無源如何辨別

    有源和無源是兩種常見的類型,它們在電子設備中發(fā)揮著重要的作用。 一、有源
    的頭像 發(fā)表于 08-28 10:03 ?404次閱讀

    華昕電路參數(shù)匹配

    匹配試驗項目晶體振蕩器俗稱,是電路的核心元器件。
    的頭像 發(fā)表于 05-10 08:33 ?392次閱讀
    華昕<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路</b>參數(shù)匹配

    無源和有源的原理?

    在51單片機系統(tǒng)中,有兩個引腳是專為設計的,兩個引腳之間接,兩個引腳在通過電容接到地
    發(fā)表于 05-09 09:56

    帶你破解PCB的布局要點

    振蕩器,它需要外部電源來提供能量以維持振蕩。通常包括芯片和外部電路,通過反饋機制產(chǎn)生穩(wěn)定的振蕩信號。二、擺放規(guī)則近距離放置:將
    的頭像 發(fā)表于 05-09 08:10 ?880次閱讀
    帶你破解<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>PCB</b>的布局要點

    怎么判斷是否起?不起該怎么辦?

    電容值不正確。 3. PCB Layout 分析 **·**檢查布局:使用電路設計軟件或手動檢查PCB Layout,確保
    發(fā)表于 03-06 17:22

    電路中為什么并上電阻?你知道和電阻的關系嗎?

    電路中為什么并上電阻?你知道和電阻的關系嗎?電路中為什么常常要再
    的頭像 發(fā)表于 01-24 15:26 ?2453次閱讀

    GD32如何設計電路

    關于電路真的簡單嗎?如何可靠的設計好GD32電路,我們需要知道這些:
    的頭像 發(fā)表于 01-16 09:37 ?1800次閱讀
    GD32如何設計<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路</b>

    是干什么用的?的作用和原理 是怎么制成的?

    和原理來產(chǎn)生一定頻率的振蕩信號,從而通過周期性的振動來實現(xiàn)其作用。 一般由晶體諧振器和電路組成。晶體諧振器是的核心部件,其音頻振蕩器
    的頭像 發(fā)表于 12-15 11:48 ?1321次閱讀

    秒懂以及電路

    秒懂以及電路
    的頭像 發(fā)表于 12-08 18:18 ?1384次閱讀
    秒懂<b class='flag-5'>晶</b><b class='flag-5'>振</b>以及<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路</b>

    PCB設計之高速電路

    PCB設計之高速電路
    的頭像 發(fā)表于 12-05 14:26 ?723次閱讀
    <b class='flag-5'>PCB設計</b>之高速<b class='flag-5'>電路</b>

    為什么不能放置在PCB邊緣?

    為什么不能放置在PCB邊緣? 是電子設備中常見的一個元件,它主要用于提供時鐘信號,以確保電子設備正常運行。對于為什么
    的頭像 發(fā)表于 11-29 16:07 ?1140次閱讀

    為什么在電路中要使用起電容?

    為什么在電路中要使用起電容? 電路是一種常
    的頭像 發(fā)表于 11-17 11:27 ?1092次閱讀

    為什么布置在PCB邊緣時會導致輻射超標?

    為什么布置在PCB邊緣時會導致輻射超標,而向板內(nèi)移動后,可以使輻射發(fā)射測試通過呢? 是電子產(chǎn)品中十分常見的元件,它的主要作用是提供一
    的頭像 發(fā)表于 10-31 10:42 ?1022次閱讀