0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速圖像采集設(shè)計(jì)資料原理圖第613篇:基于6UVPX C6678+XCVU9P的信號(hào)處理板卡

何艷艷 ? 來(lái)源:hexiaoyan2020 ? 作者:hexiaoyan2020 ? 2023-06-20 11:29 ? 次閱讀

基于6UVPX C6678+XCVU9P的信號(hào)處理板卡
一、板卡概述
板卡基于6UVPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個(gè)C6678DSP芯片,一個(gè)XCVU9P高性能FPGA,雙路HPCFMC。

poYBAGSRHBuAdeB9AAFrdlKRDhY087.png

pYYBAGSRHBuAf743AAH1tdqKBwo908.png

二、處理板技術(shù)指標(biāo)
?DSP處理器采用TI8核處理器TMS320C6678;
?DSP外掛一組64bitDDR3顆粒,總?cè)萘?GB,數(shù)據(jù)速率1333Mb/s;
?DSP采用EMIF16NorFlash加載模式,NorFlash容量32MB;
?DSP外掛一路千兆以太網(wǎng)1000BASE-T;
?FPGA處理器采用XilinxVirtexUltralSCALE+系列芯片 XCVU9P;
?FPGA外掛2組DDR4,每組2GB,64bit容量
?FPGA外掛2組FMCHPC連接器;
?FPGA引出1路QSPF+,每路數(shù)據(jù)速率40Gb/s;
?FPGA與DSP之間通過(guò)RapidIO互聯(lián)。
?VPX連接器上外接FPGA的24個(gè)GTY,LVDS信號(hào),DSP的1路以太網(wǎng)
三、軟件系統(tǒng)
?提供FPGA的接口測(cè)試程序,包括DDR4、光纖、RapidIO、FMC等接口
?提供DSP接口測(cè)試程序,包括DDR3、Flash、RapidIO、網(wǎng)絡(luò)、uart接口。
四、物理特性:

?尺寸:6UCPCI板卡,大小為160X233.35mm。

?工作溫度:0℃~+55℃,支持工業(yè)級(jí)-40℃~+85℃

?工作濕度:10%~80%
五、供電要求:

?雙直流電源供電。整板功耗50W。

?電壓:+12V10A。

?紋波:≤10%
六、應(yīng)用領(lǐng)域

軟件無(wú)線電系統(tǒng),基帶信號(hào)處理,無(wú)線仿真平臺(tái),高速圖像采集、處理等。



審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 圖像采集
    +關(guān)注

    關(guān)注

    2

    文章

    298

    瀏覽量

    41214
  • 信號(hào)處理
    +關(guān)注

    關(guān)注

    48

    文章

    989

    瀏覽量

    103126
  • 板卡
    +關(guān)注

    關(guān)注

    3

    文章

    100

    瀏覽量

    16754
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    240-4C6678_K7_DDR3_VPX高速信號(hào)處理

    、電子對(duì)抗、圖像處理、聲納等高速實(shí)時(shí)信號(hào)處理任務(wù)提供可靠的硬件保障。一、板卡特點(diǎn)1、板載4片
    發(fā)表于 09-18 14:50

    高性能6U VPX高速信號(hào)處理平臺(tái)

    實(shí)現(xiàn)高速SRIO互聯(lián),該板卡適用于軟件無(wú)線電、雷達(dá)或聲納信號(hào)處理、智能信號(hào)分析、高速圖形
    發(fā)表于 04-14 11:09

    C6678板卡概述

    一、板卡概述該DSP+FPGA高速信號(hào)采集處理板由我公司自主研發(fā),包含一片TI DSP TMS320C6
    發(fā)表于 07-28 06:57

    圖像處理平臺(tái)設(shè)計(jì)資料10:基于TMS320C6678+XC7K325T的6U CPCI Full Camera Link圖像處理平臺(tái)

    接口,一個(gè)Full Camera Link輸入??捎糜?b class='flag-5'>高速圖像采集、處理等。支持熱插拔,設(shè)計(jì)芯片可以滿足工業(yè)級(jí)要求。2、處理板技術(shù)指標(biāo) (1
    發(fā)表于 11-05 17:41

    源碼免費(fèi)下載!C6678+K7視頻采集處理方案,這里全都有

    的SDI OUT接口輸出顯示。其中VDMA通過(guò)Microblaze配置。圖像數(shù)據(jù)亦可通過(guò)SRIO高速總線傳輸?shù)絋MS320C6678 DSP進(jìn)行算法處理,并返回
    發(fā)表于 11-26 14:44

    芯片驗(yàn)證板卡設(shè)計(jì)資料原理圖225:基于XCVU440T的多核處理器多輸入芯片驗(yàn)證板卡

    基于XCVU440T的多核處理器多輸入芯片驗(yàn)證板卡一、板卡概述 本板卡系北京太速科技自主研發(fā)的基于6
    發(fā)表于 02-25 10:23

    光纖加速卡設(shè)計(jì)方案原理圖410-基于XCVU9P+ C6678的40G光纖的加速卡

    基于XCVU9P+ C6678的40G光纖的加速卡一、板卡概述 二、技術(shù)指標(biāo) ?板卡為自定義結(jié)構(gòu),板卡大小332mmx260mm; ?F
    發(fā)表于 08-29 15:49

    信號(hào)處理板卡設(shè)計(jì)資料原理圖613-基于6UVPX C6678+XCVU9P信號(hào)處理板卡

    一、板卡概述 板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),北京太速科技板卡包含一個(gè)C6678 DSP芯片,一個(gè)XCVU
    發(fā)表于 10-16 11:12

    基于TMS320C6678+XC7K325T的6U圖像處理平臺(tái)

    板卡由北京太速科技自主研發(fā),基于6UCPCI架構(gòu),處理板包含一片TI DSPTMS320C6678,一片Xilinx FPGA xc7k325t- 1FFG900 ,包含一個(gè)PCI接口
    發(fā)表于 09-24 17:56 ?1346次閱讀

    612XCVU9P板卡設(shè)計(jì)資料原理圖:基于XCVU9P的32路光纖PCIeX16收發(fā)卡

    XCVU9P板卡, PCIeX16收發(fā)卡, XCVU9P處理板, XCVU9P開(kāi)發(fā)板, XCVU9P
    發(fā)表于 01-06 09:34 ?623次閱讀
    612<b class='flag-5'>XCVU9P</b><b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>資料</b><b class='flag-5'>原理圖</b>:基于<b class='flag-5'>XCVU9P</b>的32路光纖PCIeX16收發(fā)卡

    XCVU9P板卡設(shè)計(jì)原理圖613-基于6UVPX C6678+XCVU9P信號(hào)處理板卡

    板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個(gè)C6678 DSP芯片,一個(gè)XCVU9P 高性能FPGA,雙路HPC FMC。
    的頭像 發(fā)表于 07-20 16:21 ?1221次閱讀
    <b class='flag-5'>XCVU9P</b><b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:<b class='flag-5'>613</b>-基于<b class='flag-5'>6UVPX</b> <b class='flag-5'>C6678+XCVU9P</b>的<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    6678板卡設(shè)計(jì)原理圖:基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    該DSP+FPGA高速信號(hào)采集處理板由我公司自主研發(fā),包含一片TI DSP TMS320C6678和一片Xilinx FPGA K7 XC7
    的頭像 發(fā)表于 08-15 10:43 ?2217次閱讀
    <b class='flag-5'>6678</b><b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:基于TI DSP TMS320<b class='flag-5'>C6678</b>、Xilinx K7 FPGA XC7K325T的<b class='flag-5'>高速</b>數(shù)據(jù)<b class='flag-5'>處理</b>核心板

    芯片驗(yàn)證板卡設(shè)計(jì)原理圖:基于XCVU440的多核處理器多輸入芯片驗(yàn)證板卡

    基于XCVU440T的多核處理器多輸入芯片驗(yàn)證板卡基于6U CPCI架構(gòu),是單機(jī)中的一個(gè)計(jì)算控制板卡,以Xilinx
    的頭像 發(fā)表于 09-12 10:30 ?1028次閱讀
    芯片驗(yàn)證<b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:基于<b class='flag-5'>XCVU</b>440的多核<b class='flag-5'>處理</b>器多輸入芯片驗(yàn)證<b class='flag-5'>板卡</b>

    智能加速計(jì)算卡設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖加速計(jì)算卡 XCVU3P板卡

    DA 信號(hào)處理板卡 , PCIe 光纖加速計(jì)算卡 , XCVU3P板卡 , 高速視頻
    的頭像 發(fā)表于 08-01 11:03 ?221次閱讀
    智能加速計(jì)算卡設(shè)計(jì)<b class='flag-5'>原理圖</b>:628-基于VU3<b class='flag-5'>P</b>的雙路100G光纖加速計(jì)算卡 <b class='flag-5'>XCVU3P</b><b class='flag-5'>板卡</b>

    XCVU9P 板卡設(shè)計(jì)原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡 高性能數(shù)字計(jì)算卡

    光纖加速計(jì)算 , 基帶信號(hào)處理 , 高性能數(shù)字計(jì)算卡 , 高速圖像處理卡 , XCVU9P
    的頭像 發(fā)表于 10-21 15:46 ?125次閱讀
    <b class='flag-5'>XCVU9P</b> <b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:616-基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b> 高性能數(shù)字計(jì)算卡