0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RK3588電源電路PCB設(shè)計(jì)方案

發(fā)燒友研習(xí)社 ? 來源:發(fā)燒友研習(xí)社 ? 2023-09-14 09:07 ? 次閱讀

電源是最容易被忽視的,電源是系統(tǒng)運(yùn)行的重要組成部分,電源就像“人體的心臟”,為系統(tǒng)的硬件輸送血液(電),要是心臟(電源)運(yùn)行不正?;蚬┭姡┎蛔?,會導(dǎo)致系統(tǒng)不運(yùn)行或運(yùn)行不穩(wěn)定,在設(shè)計(jì)之前應(yīng)該對核心模塊峰值電流表進(jìn)行知悉,供PCB Layout時評估線寬作用,如表6-1,值得注意的是不能簡單的全部加起來算成SOC的峰值電流,要評估散熱方案,請根據(jù)實(shí)際場景的工作平均電流進(jìn)行,表格參數(shù)值僅供參考。(文末附《RK3588PCB設(shè)計(jì)指導(dǎo)白皮書》下載入口)

22e082b4-5292-11ee-a25d-92fbcf53809c.png

3588電源的PCB設(shè)計(jì)主要注意以下幾個方面:

1.1 RK806電源方案的PCB設(shè)計(jì)

RK3588系統(tǒng)采用PMIC芯片RK806來進(jìn)行整體供電,如圖6-1所示。整體布局時在滿足結(jié)構(gòu)和特殊器件的布局同時RK806盡量靠近RK3588,如需要考慮散熱設(shè)計(jì),可以適當(dāng)保持間距不要太靠近也不能離的太遠(yuǎn),擺放方向時,盡量優(yōu)先考慮 RK806的BUCK1、BUCK2、BUCK3、BUCK4這些輸出電流比較大的電源到RK3588的信號流向是順暢的。

23125d66-5292-11ee-a25d-92fbcf53809c.png

1、RK806電源PCB總體要求

① 過孔數(shù)量以0.5*0.3mm尺寸的過孔為例,高壓電源單個過孔推薦走0.8A,低壓電源(1V 以下)按0.5A計(jì)算,當(dāng)然也可以通過專業(yè)的計(jì)算工具進(jìn)行計(jì)算。

② 不建議電源部分器件焊盤及過孔做十字連接處理,應(yīng)該用鋪銅全覆蓋連接才能更好的散熱和載流。

③ 大電流電路比如Buck輸入輸出電容的GND過孔應(yīng)該要和電源輸入端過孔數(shù)量多,如圖6-2所示,這樣才能起到較好的濾波效果(很多客戶容易忽略電容GND端的過孔數(shù)量)。

23823a64-5292-11ee-a25d-92fbcf53809c.png

④ RK806的EPAD 接地焊盤要優(yōu)先保證有足夠的過孔,建議保證5*5個0.5*0.3mm 或是6*6 個0.4*0.2mm的過孔以上,降低接地阻抗和加強(qiáng)熱量傳導(dǎo);盲埋孔的板子再打一些盲孔輔助降低阻抗,如圖6-3所示。

23a17f46-5292-11ee-a25d-92fbcf53809c.png

2、RK806的BUCK13電路PCB要求

① 輸入電容必須離芯片盡可能近,如果輸入電容放在芯片的背面,需保證電容的GND端朝向芯片,這樣讓輸入電容與VCC和GND的連接環(huán)路盡可能小。

② 應(yīng)當(dāng)保證SW的走線出焊盤后盡可能短粗以提高載流能力及電源效率,對于需要打孔的地方,VCC1/3如果合并供電至少需要5 個0.5*0.3mm的過孔,如果分開各自需要3個及以上的0.5*0.3mm的過孔。

③ BUKC1和BUCK3的輸出電容的GND端可以靠在一起共用但至少要15個以上的0.5*0.3mm過孔,如果空間不足可以打小過孔或盲孔補(bǔ)充。

④ BUCKl輸出如果有換層至少保證15個及以上的0.5*0.3mm過孔,同樣的BUCK3要保證12個及以上的0.5*0.3mm 過孔,如圖6-4所示。

23d40542-5292-11ee-a25d-92fbcf53809c.png

3、RK806的BUCK2電路PCB要求

① 輸入電容必須離芯片盡可能近,如果輸入電容放在芯片的背面,需保證電容的GND端朝向芯片,這樣讓輸入電容與VCC和GND的連接環(huán)路盡可能小。

② 應(yīng)當(dāng)保證SW的走線出焊盤后盡可能短粗以提高載流能力及電源效率,對于需要打孔的地方,VCC2供電至少需要3個0.5*0.3mm過孔,輸出電容的GND端至少要12個以上的0.5*0.3mm過孔,如果空間不足可以打小過孔或盲孔補(bǔ)充。

③ 輸出如果有換層至少保證12個及以上的0.5*0.3mm過孔,如圖6-5所示。

2418759c-5292-11ee-a25d-92fbcf53809c.png

4、RK806的BUCK4電路PCB布局布線要求

① 輸入電容必須離芯片盡可能近,如果輸入電容放在芯片的背面,需保證電容的GND端朝向芯片,這樣讓輸入電容與VCC和GN的連接環(huán)路盡可能小。

② 應(yīng)當(dāng)保證SW的走線出焊盤后盡可能短粗以提高載流能力及電源效率,對于需要打孔的地方,VCC4供電至少需要3個0.5*0.3mm的過孔,輸出電容的GND端至少要12個以上的 0.5*0.3mm過孔,如果空間不足可以打小過孔或盲孔補(bǔ)充,如圖6-6所示。

2426fad6-5292-11ee-a25d-92fbcf53809c.png

5、RK806的2.5A BUCK電路PCB要求

① 輸入電容必須離芯片盡可能近,如果輸入電容放在芯片的背面,需保證電容的GND端朝向芯片,這樣讓輸入電容與VCC和GND的連接環(huán)路盡可能小,如圖6-7所示。

② 應(yīng)當(dāng)保證SW的走線出焊盤后盡可能短粗以提高載流能力及電源效率。

③ 對于需要打過孔的地方,VCC5/6/7/10供電至少需要3個0.5*0.3mm的過孔,VCC8/9至少需要2個0.5*0.3mm的過孔,輸出電容的GND端至少要5個及以上的0.5*0.3mm過孔,如果空間不足可以打盲孔補(bǔ)充,如圖6-8所示。

④ 輸出如果要換層至少保證5個及以上的0.5*0.3mm過孔換層。

2520e5be-5292-11ee-a25d-92fbcf53809c.png

6、RK806 的 LDO電路PCB布局布線要求

① 輸入電容必須離芯片盡可能近,輸入電容與VCC11/12/13/14和GND的連接環(huán)路盡可能小。

② 輸出電容必須離芯片盡可能近,輸出電容與PLDO1/2/3/4/5/6及NLDO1/2/3/4/5和GND的連接環(huán)路盡可能小。

③ RK806的VCCA電容必須靠近管腳放置,遠(yuǎn)離其它干擾源,電容的地焊盤必須良好接地,即VCCA電容地焊盤和RK806 EPAD之間路徑必須保證最短,不得被其他信號分割。

④ RK806的Pin 67(RESETB)的100nF電容必須靠近RK806管腳,提高芯片抗干擾能力。

⑤ RK806 LDO部分管腳不建議覆銅,所有管腳通過走線方式和外面連接,焊盤內(nèi)走線寬度不得超過焊盤寬度,防止制板后,焊盤變大貼片容易連錫。

⑥ 走線粗線一般按1mm寬度走1A來設(shè)計(jì),大電流輸出的LDO根據(jù)后端實(shí)際供電需求,走線在從芯片引出后應(yīng)盡快變粗到需求大小,要特別關(guān)注低壓大電流NLDO的走線長度及損耗,以滿足目標(biāo)芯片的供電電壓及紋波需求。如圖6-9所示。

25995fda-5292-11ee-a25d-92fbcf53809c.png

1.2 分立電源的DC-DCPCB設(shè)計(jì)

輸入電容Cin、輸出電容Cout放置于Vin管腳、Vout管腳與DC/DC的GND之間,盡量減小Vin、Vout與DC/DC的GND之間的環(huán)路面積,這樣可以減小電源紋波幅度,大大提高芯片的可靠性,如圖6-10所示。

25b5ae6a-5292-11ee-a25d-92fbcf53809c.png

輸入電容Cin、輸出電容Cout以及DC/DC的GND,要盡量多打一些過孔,建議4個及以上的0.5*0.3mm過孔,如果 Vin,Vout電源有換層,建議過孔也要多打一些過孔,建議4個以上的0.5*0.3mm過孔(和電流有關(guān)系,參考上面RK3588峰值電流表)。電感要盡量靠近DC/DC,走線要盡量粗而短,F(xiàn)B端的電阻地盡量遠(yuǎn)離干擾源,不要從電感下面走線。

1.3 RK860電源PCB設(shè)計(jì)

RK860-X做為單顆RK806-1的輔助補(bǔ)充供電,一般給CPUGPU或NPU等大電流供電。整體布局時應(yīng)盡量靠近RK3588(10mm以內(nèi)為佳)。RK860 PCB布局推薦參考如圖6-11所示,需要注意的是輸入或者輸出的回路。

25eb22f2-5292-11ee-a25d-92fbcf53809c.png

DC-DC轉(zhuǎn)換中會涉及到反饋電壓,遠(yuǎn)端反饋是反饋點(diǎn)選擇在負(fù)載端;在PCB進(jìn)行布線的時候,需要慎重考慮布線的方式,要充分考慮到布線產(chǎn)生的線路阻抗100歐姆反饋電阻需要靠近輸出電容盡量靠近PMIC放置,電阻一端連接到DC-DC輸出電容,另一端連接到PMIC的VOUT反饋腳上,并同時連接到RK3588電源管腳同一電源網(wǎng)絡(luò)的最遠(yuǎn)端負(fù)載處。

反饋線寬度使用4mil,必須與電源覆銅伴隨走線,以避免干擾;反饋線與其他信號間隔6mil以上,如圖6-12所示, VDD_GPU電源覆銅及反饋線走線示意圖,其它路電源類似處理。

1、輸入輸出電容分別擺在芯片的兩端并盡量靠近芯片,電容、電感和芯片布局在同一層,電容的GND焊盤和芯片的GND在焊盤朝向是同一個方向,形成一個最小的閉環(huán)。

2、電感放在輸出電容和芯片兩端保證SW走線盡可能短,防止對其他模塊造成干擾。

3、芯片VOUT反饋信號要保證取自輸出電容(避免從電感焊盤上?。⒈苊怆xSW太近。

4、對于需要打過孔的地方,可以5個0.5*0.3mm的過孔,Buck輸出至少需要12個0.5*0.3mm的過孔。特別是GND過孔盡量靠近芯 GND和電容焊盤,如果是盲埋孔的板子就在芯片和電容的GND焊盤補(bǔ)一些盲孔。

1.4 VDD_LOGIC,VDD_GPU,VDD_NPU,VDD_CPU電源的DC-DC遠(yuǎn)端反饋設(shè)計(jì)

DC-DC轉(zhuǎn)換中會涉及到反饋電壓,遠(yuǎn)端反饋是反饋點(diǎn)選擇在負(fù)載端;在PCB進(jìn)行布線的時候,需要慎重考慮布線的方式,要充分考慮到布線產(chǎn)生的線路阻抗100歐姆反饋電阻需要靠近輸出電容盡量靠近PMIC放置,電阻一端連接到DC-DC輸出電容,另一端連接到PMIC的VOUT反饋腳上,并同時連接到RK3588電源管腳同一電源網(wǎng)絡(luò)的最遠(yuǎn)端負(fù)載處。

反饋線寬度使用4mil,必須與電源覆銅伴隨走線,以避免干擾;反饋線與其他信號間隔6mil以上,如圖6-12所示, VDD_GPU電源覆銅及反饋線走線示意圖,其它路電源類似處理。

260532e6-5292-11ee-a25d-92fbcf53809c.png

1.5 RK3588VDD_CPU_BIG0/1 電源PCB設(shè)計(jì)

1、如圖6-13所示的濾波電容,原理圖上靠近 RK3588的VDD_CPU_BIG電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容GND PAD盡量靠近芯片中心的GND管腳放置,如圖6-14所示。其余的去耦電容盡量擺放在3588芯片附近,而卻需要擺放在電源分割來源的路徑上。

2615a07c-5292-11ee-a25d-92fbcf53809c.png

26426f1c-5292-11ee-a25d-92fbcf53809c.png

2、RK3588芯片VDD_CPU_BIG0/1的電源管腳,保證每個管腳邊上都有一個對應(yīng)的過孔,并且頂層走“井”字形,交叉連接,如圖6-15所示,建議走線線寬10mil。

266a0108-5292-11ee-a25d-92fbcf53809c.png

3、VDD_CPU_BIG0/1覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳覆銅足夠?qū)?,路徑不能被過孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳路徑都足夠。

4、VDD_CPU_BIG的電源在外圍換層時,要盡可能的多打電源過孔12個及以上0.5*0.3mm的過孔,降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用。

5、VDD_CPU_BIG電流比較大需要雙層覆銅,VDD_CPU_BIG 電源在 CPU 區(qū)域線寬合計(jì)不得小于 300mil,外圍區(qū)域?qū)挾炔恍∮?00mil,盡量采用覆銅方式,降低走線帶來壓降其它信號換層過孔請不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅,如圖6-16所示。

269b24ae-5292-11ee-a25d-92fbcf53809c.png

6、電源平面會被過孔反焊盤破壞,PCB設(shè)計(jì)時注意調(diào)整其他信號過孔的位置,使得電源的有效寬度滿足要求。下圖L1為電源銅皮寬度58mil,由于過孔的反焊盤會破壞銅皮,導(dǎo)致實(shí)際有效過流寬度僅為L2+L3+L4=14.5mil,如圖6-17所示。

26fbd808-5292-11ee-a25d-92fbcf53809c.png

7、BIG0/1電源過孔40mil范圍(過孔中心到過孔中心間距)內(nèi)的GND過孔數(shù)量,建議≧12個,如圖6-18所示。

271bd7d4-5292-11ee-a25d-92fbcf53809c.png

8、BIG電源PDN目標(biāo)阻抗建議值如下表6-2所示和圖6-19所示:

2724e2fc-5292-11ee-a25d-92fbcf53809c.png

273c640e-5292-11ee-a25d-92fbcf53809c.png

1.6 RK3588 VDD_LOGIC電源PCB設(shè)計(jì)

1、VDD_LOGIC的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)?,路徑不能被過孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳路徑都足夠。

2、如圖6-20所示,原理圖上靠近RK3588的VDD_LOGIC電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容的GND管腳盡量靠近芯片中心的GND管腳放置,如圖6-21所示。其余的去耦電容盡量擺放在RK3588芯片附近,并擺放在電源分割來源的路徑上。

275a2e26-5292-11ee-a25d-92fbcf53809c.png

3、RK3588芯片VDD_LOGIC的電源管腳,每個管腳需要對應(yīng)一個過孔,并且頂層走“井”字形,交叉連接,如圖6-22所示,建議走線線寬10mil。

277806da-5292-11ee-a25d-92fbcf53809c.png

4、VDD_LOGIC電源在CPU區(qū)域線寬不得小于120mil,外圍區(qū)域?qū)挾炔恍∮?00mil,盡量采用覆銅方式,降低走線帶來壓降(其它信號換層過孔請不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅),如圖6-23所示。

27db8066-5292-11ee-a25d-92fbcf53809c.png

5、VDD_LOGIC的電源在外圍換層時,要盡可能的多打電源過孔(8個以上10-20mil的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用,如圖6-24所示。

27f3a3bc-5292-11ee-a25d-92fbcf53809c.png

6、電源過孔40mil范圍(過孔中心到過孔中心間距)內(nèi)的GND過孔數(shù)量,建議≧11個,如圖6-25所示。

281bd5f8-5292-11ee-a25d-92fbcf53809c.png

1.7 RK3588 VDD_GPU電源PCB 設(shè)計(jì)

1、VDD_GPU的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挘窂讲荒鼙贿^孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳的路徑都足夠。

2、VDD_GPU 的電源在外圍換層時,要盡可能的多打電源過孔(10個以上0.5*0.3mm的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用。

3、如圖6-26所示,原理圖上靠近RK3588的VDD_GPU電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如圖6-27所示。其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來源的路徑上。

2864b0b6-5292-11ee-a25d-92fbcf53809c.png

4、RK3588芯片VDD_GPU的電源管腳,每個管腳需要對應(yīng)一個過孔,并且頂層走“井”字形,交叉連接,如圖6-28所示,建議走線線寬10mil。

286c6cf2-5292-11ee-a25d-92fbcf53809c.png

5、VDD_GPU電源在GPU區(qū)域線寬不得小于300mil,外圍區(qū)域?qū)挾炔恍∮?00mil,采用兩層覆銅方式,降低走線帶來壓降,如圖6-29所示。

2898d7f6-5292-11ee-a25d-92fbcf53809c.png

6、電源過孔40mil范圍(過孔中心到過孔中心間距)內(nèi)的GND過孔數(shù)量,建議≧14個,如圖6-30所示。

28cbcd14-5292-11ee-a25d-92fbcf53809c.png

1.8 RK3588 VDD_NPU電源PCB設(shè)計(jì)

1、VDD_NPU的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挘窂讲荒鼙贿^孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳的路徑都足夠。

2、VDD_NPU的電源在外圍換層時,要盡可能的多打電源過孔(7個以上0.5*0.3mm的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用。

3、如圖6-31所示,原理圖上靠RK3588的VDD_NPU電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如圖6-32所示。其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來源的路徑上。

28e7a818-5292-11ee-a25d-92fbcf53809c.png

4、RK3588芯片VDD_NPU的電源管腳,每個管腳就近有一個對應(yīng)過孔,并且頂層走“井”字形,交叉連接,如圖6-33所示 ,建議走線線寬10mil。

29171f08-5292-11ee-a25d-92fbcf53809c.png

5、VDD_NPU電源在NPU區(qū)域線寬不得小于300mil,外圍區(qū)域?qū)挾炔恍∮?00mil,盡量采用覆銅方式,降低走線帶來的壓降(其它信號換層過孔請不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅,如圖6-34)。

6、電源過孔40mil范圍(過孔中心到過孔中心間距)內(nèi)的GND過孔數(shù)量,建議≧9個。如圖6-35所示。

2946d892-5292-11ee-a25d-92fbcf53809c.png

1.9 RK3588 VDD_CPU_LIT電源PCB設(shè)計(jì)

1、VDD_CPU_LIT覆銅寬度需滿足芯片電流需求,連接到芯片電源管腳的覆銅足夠?qū)挘窂讲荒鼙贿^孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳的路徑都足夠。

2、VDD_CPU_LIT的電源在外圍換層時,要盡可能的多打電源過孔(9個以上0.5*0.3mm的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用。

3、如圖6-36所示,原理圖上靠近RK3588的VDD_CPU_LIT電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如圖6-37所示。其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來源的路徑上。

295398de-5292-11ee-a25d-92fbcf53809c.png

4、RK3588芯片VDD_CPU_LIT的電源管腳,每個管腳就近有一個對應(yīng)過孔,并且頂層走“井”字形,交叉連接,如圖6-38所示,建議走線線寬10mil。

29861c50-5292-11ee-a25d-92fbcf53809c.png

5、VDD_CPU_LIT電源在CPU 區(qū)域線寬不得小于120mil,外圍區(qū)域?qū)挾炔恍∮?00mil,采用雙層電源覆銅方式,降低走線帶來壓降(其它信號換層過孔請不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅,如圖6-39所示)。

29a3c1f6-5292-11ee-a25d-92fbcf53809c.png

6、電源過孔40mil范圍(過孔中心到過孔中心間距)內(nèi)的GND過孔數(shù)量,建議≧9個。如圖6-40所示。

29d71a1a-5292-11ee-a25d-92fbcf53809c.png

1.10 RK3588 VDD_VDENC電源PCB設(shè)計(jì)

1、VDD_VDENC覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)?,路徑不能被過孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳的路徑都足夠。

2、VDD_VDENC電源在外圍換層時,要盡可能的多打電源過孔(9個以上0.5*0.3mm的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用。

3、如圖6-41所示,原理圖上靠近RK3588的VDD_VDENC電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如圖6-42所示。其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來源的路徑上。

2a170d50-5292-11ee-a25d-92fbcf53809c.png

4、RK3588芯片VDD_VDENC的電源管腳,每個管腳就近有一個對應(yīng)過孔,并且頂層走“井”字形,交叉連接,如圖6-43所示,建議走線線寬 10mil。

2a4beae8-5292-11ee-a25d-92fbcf53809c.png

5、VDD_VDENC電源在CPU區(qū)域線寬不得小于100mil,外圍區(qū)域?qū)挾炔恍∮?00mil,采用雙層電源覆銅方式,降低走線帶來壓降,如圖6-44所示。

2a56929a-5292-11ee-a25d-92fbcf53809c.png

6、電源過孔30mil范圍(過孔中心到過孔中心間距)內(nèi)的 GND 過孔數(shù)量,建議≧8個。如圖6-45所示。

2a6dae80-5292-11ee-a25d-92fbcf53809c.png

1.11 RK3588 VCC_DDR電源PCB設(shè)計(jì)

1、VCC_DDR覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挘窂讲荒鼙贿^孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個電源PIN腳的路徑都足夠。

2、VCC_DDR的電源在外圍換層時,要盡可能的多打電源過孔(9個以上0.5*0.3mm的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會大大降低電容作用。

3、如圖6-46所示,原理圖上靠近RK3588的VCC_DDR電源管腳的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,其余的去耦電容盡量靠近RK3588,如圖6-47所示。

2a96286a-5292-11ee-a25d-92fbcf53809c.png

4、RK3588 芯片 VCC_DDR 的電源管腳,每個管腳需要對應(yīng)一個過孔,并且頂層走“井”字形,交叉連接,如圖6-48所示,建議走線線寬 10mil。

2abaad5c-5292-11ee-a25d-92fbcf53809c.png

當(dāng)LPDDR4x 時,鏈接方式如圖6-49所示:

5、VCC_DDR電源在CPU區(qū)域線寬不得小于120mil,外圍區(qū)域?qū)挾炔恍∮?00mil,盡量采用覆銅方式,降低走線帶來壓降(其它信號換層過孔請不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅,如圖6-50所示)。

2adc2626-5292-11ee-a25d-92fbcf53809c.png

1.12 RK3588 GND管腳PCB設(shè)計(jì)

1、RK3588芯片的GND管腳,至少保證每2個管腳需要對應(yīng)一個過孔,盡量每個管腳對應(yīng)一個過孔,提供更優(yōu)的SI(信號完整性),PI(電源完整性)條件,以及對散熱也有幫助。

2、RK3588芯片的相鄰層必須是一個完整的 GND 平面,保證主參考地靠近CPU的管腳,用于保證電源完整性以及加強(qiáng)PCB 的散熱。

3、RK3588芯片下方相同網(wǎng)絡(luò)的GND管腳在頂層走“井”字形,交叉連接,建議走線線寬10mil。如圖6-51所示。

2b2ed948-5292-11ee-a25d-92fbcf53809c.png

4、在Layout 時,RK3588的各信號放置換層過孔時,要求打在管腳間隔的正中間,有規(guī)律的放置,如圖6-52,GND層的覆銅情況,RK3588芯片中間的地有大面積的銅皮和外面地銅皮連接,一方面有利于電源信號完整性,另外一方面有利于芯片散熱。

2b377e22-5292-11ee-a25d-92fbcf53809c.png

1.13 RK3588 其它電源的PCB設(shè)計(jì)

1、RK3588其它電源去耦電容,必須放在芯片管腳背面,走線時盡量形成先經(jīng)過電容焊盤再到芯片管腳。

2、無論是輸入或是輸出、功率環(huán)路或信號環(huán)路,應(yīng)盡可能的小。功率環(huán)路發(fā)射電磁場,將導(dǎo)致較差的EMI特性或較大的輸出噪聲;同時,若被控制環(huán)接收,很可能引起異常。

3、另一方面,若功率環(huán)路面積較大,其等效寄生電感也會增大,可能增加漏極噪聲尖峰。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源電路
    +關(guān)注

    關(guān)注

    48

    文章

    985

    瀏覽量

    65038
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4662

    瀏覽量

    84982
  • PMIC
    +關(guān)注

    關(guān)注

    15

    文章

    293

    瀏覽量

    109340
  • RK3588
    +關(guān)注

    關(guān)注

    6

    文章

    297

    瀏覽量

    4083

原文標(biāo)題:RK3588 PMIC/Power電路PCB設(shè)計(jì)(附白皮書下載)

文章出處:【微信號:發(fā)燒友研習(xí)社,微信公眾號:發(fā)燒友研習(xí)社】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    RK3588 VDD_CPU_LIT電源PCB設(shè)計(jì)

    RK3588 VDD_CPU_LIT電源PCB設(shè)計(jì) 1、VDD_CPU_LIT覆銅寬度需滿足芯片電流需求,連接到芯片電源管腳的覆銅足夠?qū)?,路徑不能被過孔分割太嚴(yán)重,必須計(jì)算有效線寬,確
    的頭像 發(fā)表于 09-27 07:45 ?925次閱讀
    <b class='flag-5'>RK3588</b> VDD_CPU_LIT<b class='flag-5'>電源</b><b class='flag-5'>PCB設(shè)計(jì)</b>

    瑞芯微RK3588開發(fā)板RK3588 EVB和RK3588S EVB解讀

    瑞芯微RK3588開發(fā)板RK3588 EVB和RK3588S EVB解讀 瑞芯微旗艦芯RK3588系列開發(fā)板受到廣大開發(fā)者伙伴的關(guān)注和問詢。針對相關(guān)的開發(fā)板功能、操作指南等問題,我們一
    的頭像 發(fā)表于 09-22 15:54 ?1.7w次閱讀
    瑞芯微<b class='flag-5'>RK3588</b>開發(fā)板<b class='flag-5'>RK3588</b> EVB和<b class='flag-5'>RK3588</b>S EVB解讀

    RK3588 PCB推薦疊層及阻抗設(shè)計(jì)

    近期華秋電子聯(lián)合瑞芯微、凡億重磅發(fā)布了:《RK3588 PCB設(shè)計(jì)指導(dǎo)白皮書》,幫助開發(fā)者更好地規(guī)范利用RK3588開發(fā)產(chǎn)品,提高所設(shè)計(jì)的PCB質(zhì)量,在實(shí)戰(zhàn)中鞏固及提高
    發(fā)表于 08-10 09:32 ?813次閱讀
    <b class='flag-5'>RK3588</b> <b class='flag-5'>PCB</b>推薦疊層及阻抗設(shè)計(jì)

    RK3588 VDD_LOGIC電源PCB設(shè)計(jì)注意事項(xiàng)

    RK3588 VDD_LOGIC電源PCB設(shè)計(jì) 1、VDD_LOGIC的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)?,路徑不能被過孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連
    的頭像 發(fā)表于 09-25 07:40 ?687次閱讀
    <b class='flag-5'>RK3588</b> VDD_LOGIC<b class='flag-5'>電源</b><b class='flag-5'>PCB設(shè)計(jì)</b>注意事項(xiàng)

    用這份PCB設(shè)計(jì)實(shí)戰(zhàn)手冊輕松搞定RK3588

    與阻抗設(shè)計(jì)? 如何搞定RK3588高速信號布線? 芯片電源RK3588 PCB設(shè)計(jì)指南 RK3588 EMI/ESD/EMC設(shè)計(jì)建議 ...
    發(fā)表于 12-25 14:32

    用這份PCB設(shè)計(jì)實(shí)戰(zhàn)手冊,輕松搞定RK3588

    與阻抗設(shè)計(jì)? 如何搞定RK3588高速信號布線? 芯片電源RK3588 PCB設(shè)計(jì)指南 RK3588 EMI/ESD/EMC設(shè)計(jì)建議 ...
    發(fā)表于 12-25 14:38

    【全是干貨】《RK3588 PCB設(shè)計(jì)指導(dǎo)白皮書》線上發(fā)布&amp;實(shí)戰(zhàn)解讀

    華秋電路PCB設(shè)計(jì)專家 議題:基于DFM應(yīng)用,RK3588 PCB相關(guān)常用推薦疊層及阻抗設(shè)計(jì)介紹 分享要點(diǎn): DFM疊層阻抗模塊應(yīng)用輔助介紹 常用疊層設(shè)計(jì)介紹及阻值匹配 技術(shù)答疑
    發(fā)表于 05-08 10:33

    PCB設(shè)計(jì)沒頭緒?RK3588 PCB設(shè)計(jì)指導(dǎo),搞硬件必入手!

    產(chǎn)品應(yīng)用方向,覆蓋AIoT千行百業(yè)。而瑞芯微RK3588的6TOPS AI算力,使其在智能座艙芯片中具備顯著優(yōu)勢。 從綜合性能來比較,瑞芯微RK3588也是目前市面上為數(shù)不多的有強(qiáng)大智慧安防競爭力替代方案
    發(fā)表于 05-12 11:49

    RK3588-MIPI屏幕調(diào)試筆記:RK3588-MIPI-DSI

    RK3588-MIPI屏幕調(diào)試筆記:RK3588-MIPI-DSI
    的頭像 發(fā)表于 06-10 10:31 ?3406次閱讀
    <b class='flag-5'>RK3588</b>-MIPI屏幕調(diào)試筆記:<b class='flag-5'>RK3588</b>-MIPI-DSI

    rk3588rk3588s的區(qū)別

    rk3588rk3588s的區(qū)別 Rockchip是一家專業(yè)的半導(dǎo)體公司,成立于2001年,總部位于中國深圳,主要從事集成電路的設(shè)計(jì)、開發(fā)和銷售。他們的熱門產(chǎn)品RK3588
    的頭像 發(fā)表于 08-15 16:44 ?1.3w次閱讀

    RK35883588s的區(qū)別

    RK35883588s的區(qū)別 Rockchip RK3588RK3588s是兩種功能強(qiáng)大且廣受歡迎的片上系統(tǒng)(SoC)解決方案,用于一系
    的頭像 發(fā)表于 08-15 17:03 ?2.2w次閱讀

    RK3588系列有多少型號?

    RK3588系列有多少型號? RK3588是瑞芯微推出的一款長線產(chǎn)品,屬于高性能處理器領(lǐng)域的頂尖產(chǎn)品。它從2020年開始進(jìn)入市場,現(xiàn)已成為市場上最熱門的處理器之一。該產(chǎn)品因其高效能、強(qiáng)大的計(jì)算能力
    的頭像 發(fā)表于 08-15 17:04 ?3006次閱讀

    RK3588 VDD_CPU_BIG0/1 電源PCB設(shè)計(jì)注意事項(xiàng)

    RK3588 VDD_CPU_BIG0/1 電源PCB設(shè)計(jì) 1、如圖1所示的濾波電容,原理圖上靠近 RK3588的VDD_CPU_BIG電源
    的頭像 發(fā)表于 09-24 07:40 ?779次閱讀
    <b class='flag-5'>RK3588</b> VDD_CPU_BIG0/1 <b class='flag-5'>電源</b><b class='flag-5'>PCB設(shè)計(jì)</b>注意事項(xiàng)

    迅為電子RK3588S與RK3588硬件性能區(qū)別及板卡選型

    迅為電子RK3588S與RK3588硬件性能區(qū)別及板卡選型
    的頭像 發(fā)表于 06-25 15:30 ?2718次閱讀
    迅為電子<b class='flag-5'>RK3588</b>S與<b class='flag-5'>RK3588</b>硬件性能區(qū)別及板卡選型

    RK3588!黑神話悟空,啟動?-迅為電子RK3588開發(fā)板

    RK3588!黑神話悟空,啟動?-迅為電子RK3588開發(fā)板
    的頭像 發(fā)表于 08-30 14:13 ?412次閱讀
    <b class='flag-5'>RK3588</b>!黑神話悟空,啟動?-迅為電子<b class='flag-5'>RK3588</b>開發(fā)板