0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA產(chǎn)品演示

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-08-01 10:36 ? 次閱讀

國(guó)際超級(jí)計(jì)算大會(huì)(The International Conference for High Performance Computing, Networking, Storage and Analysis, 簡(jiǎn)稱SC15)在美國(guó)德州舉行。賽靈思攜手眾多合作伙伴以及聯(lián)盟成員,共同向業(yè)界集中展示了基于 FPGA 的超算方案與產(chǎn)品。下面就請(qǐng)與小編一起來看看都有哪些精彩內(nèi)容吧。

4 超快速圖像特征檢測(cè)算法實(shí)現(xiàn)演示

賽靈思認(rèn)證聯(lián)盟成員 ArrayFire 公司在本視頻中演示了他們使用 OpenCL 編寫,使用賽靈思 SDAccel 開發(fā)環(huán)境編譯到 Virtex-7 FPGA 上的超快速圖像特征檢測(cè)算法演示。這段代碼是ArrayFire庫實(shí)現(xiàn)幾乎未修改的移植,并經(jīng)過優(yōu)化以獲取賽靈思FPGA架構(gòu)的優(yōu)勢(shì),并在Alpha Data ADM-PCIE-7V3卡實(shí)現(xiàn)。

5 多款在售 FPGA 加速板卡演示

展示了來自 Alpha Data 公司現(xiàn)已公開發(fā)售的賽靈思 FPGA 加速卡產(chǎn)品,包括最新的支持100G/25G的8V3板等等。同時(shí)還演示了一個(gè)來自 Auviz Systems 公司的案例,使用AuvizDNN(在賽靈思 FPGA 上實(shí)現(xiàn)卷積神經(jīng)網(wǎng)絡(luò)的函數(shù)庫)實(shí)現(xiàn)的圖像分類演示。

6 有效降低 CPU 負(fù)載的可編程適配器

Mellanox 公司演示了他們的 ConnectX-4 LX 可編程適配器,該產(chǎn)品通過將部分?jǐn)?shù)據(jù)處理邏輯遷移至板載FPGA上,可以為用戶提供降低CPU負(fù)載的最大限度的靈活性,并同時(shí)可以用到Mellanox網(wǎng)絡(luò)控制器的基于硬件I/O隔離優(yōu)勢(shì)和無與倫比的可擴(kuò)展性和效率。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131086
  • 可編程
    +關(guān)注

    關(guān)注

    2

    文章

    824

    瀏覽量

    39724
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何選擇Xilinx的FPGA產(chǎn)品

     Xilinx的FPGA、SoC、MPSoC、RFSoC和ACAP產(chǎn)品介紹使用Xilinx的FPGA、SoC和ACAP進(jìn)行設(shè)計(jì)和開發(fā)
    發(fā)表于 01-22 06:38

    Altera演示業(yè)界首款FPGA的浮點(diǎn)DSP設(shè)計(jì)流程

    Altera公司日前演示了使用FPGA的浮點(diǎn)DSP新設(shè)計(jì)流程,這是業(yè)界第一款基于模型的浮點(diǎn)設(shè)計(jì)工具,支持在FPGA中實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)DSP算法。
    發(fā)表于 09-15 09:07 ?671次閱讀

    Altera舉行世界首次光FPGA技術(shù)演示

    Altera公司日前宣布,在世界上首次演示公司的光FPGA技術(shù)。于2012年3月6號(hào)到8號(hào)在洛杉磯會(huì)議中心2825展位上進(jìn)行首次公開演示。
    發(fā)表于 03-07 09:25 ?483次閱讀

    華清遠(yuǎn)見FPGA代碼-LogicLock功能演示

    華清遠(yuǎn)見FPGA代碼-LogicLock功能演示
    發(fā)表于 10-27 18:07 ?3次下載

    華清遠(yuǎn)見FPGA代碼-ChipScope功能演示

    華清遠(yuǎn)見FPGA代碼-ChipScope功能演示
    發(fā)表于 10-27 18:07 ?4次下載

    Artix-7 DSP性能演示

    Xilin新推出小型產(chǎn)品的Artix-7 FPGA,我們將向大家講解:Artix-7 DSP性能演示
    的頭像 發(fā)表于 06-05 07:46 ?4246次閱讀

    Artix-7 功耗優(yōu)勢(shì)演示

    Xilinx推出新品小型產(chǎn)品的Artix-7 FPGA,我們將為大家講述:Artix-7 功耗優(yōu)勢(shì)演示。
    的頭像 發(fā)表于 06-04 13:47 ?4423次閱讀

    面向大批量應(yīng)用的的Artix-7 FPGA的能耗優(yōu)勢(shì)演示

    Xilinx公司面向大批量應(yīng)用的的Artix-7 FPGA的能耗優(yōu)勢(shì)演示
    的頭像 發(fā)表于 06-04 02:47 ?3068次閱讀

    Kintex-7 325T FPGA DDR3控制器和接口演示

    使用中速Kintex-7 325T FPGA演示DDR3控制器和接口,運(yùn)行速度高于1866 Mbps數(shù)據(jù)速率。
    的頭像 發(fā)表于 11-30 06:21 ?5660次閱讀
    Kintex-7 325T <b class='flag-5'>FPGA</b> DDR3控制器和接口<b class='flag-5'>演示</b>

    采用XilinxVirtex-7 FPGA的12.5Gb/s HMC接口演示

    觀看業(yè)界首款采用XilinxVirtex?-7 FPGA的12.5 Gb / s混合存儲(chǔ)器立方體(HMC)接口演示。
    的頭像 發(fā)表于 11-29 06:46 ?3032次閱讀

    Artix-7 ARTY FPGA評(píng)估套件的演示

    該視頻演示了基于Artix-7的低功耗ARTY FPGA評(píng)估套件,該套件采用-1LI Artix-7 FPGA。 對(duì)于演示,該套件的工作功率不到半瓦,運(yùn)行真實(shí)設(shè)計(jì),并配有軟處理器。
    的頭像 發(fā)表于 11-29 06:23 ?2808次閱讀

    Xilinx Virtex-6 FPGA的PCI Express技術(shù)演示

    Virtex?-6 FPGA內(nèi)置支持PCIExpress?Gen2兼容接口。 本視頻介紹了在ML605評(píng)估套件上運(yùn)行的用于PCI Express技術(shù)的Virtex-6 FPGA集成模塊的三個(gè)演示
    的頭像 發(fā)表于 11-22 06:30 ?3099次閱讀

    關(guān)于FPGA的兩個(gè)作品方案演示

    展示了賽靈思 SDAccel 開發(fā)環(huán)境的運(yùn)行情況,并演示了一個(gè)軟件程序員是如何在OpenCL中捕獲一個(gè)應(yīng)用,并利用 FPGA 對(duì)其完成加速的。整個(gè)過程中該程序員完全不需要是一個(gè)FPGA專家或?qū)愳`思器件設(shè)計(jì)流程特別熟悉即可獨(dú)立完
    的頭像 發(fā)表于 08-01 11:03 ?1670次閱讀

    FPGA方案作品演示

    Ryft 公司在本次展會(huì)上展示了他們的 Ryft ONE 產(chǎn)品(具有超快速、簡(jiǎn)單易用、可擴(kuò)展的 FPGA 加速平臺(tái)),該數(shù)據(jù)分析平臺(tái)可以應(yīng)用在數(shù)據(jù)中心等應(yīng)用中,實(shí)現(xiàn)以70%的運(yùn)營(yíng)成本實(shí)現(xiàn)100倍的數(shù)據(jù)分析處理。Ryft ONE 平臺(tái)在一個(gè)服務(wù)器單元采用了11顆賽靈思
    的頭像 發(fā)表于 08-01 10:43 ?1002次閱讀

    展示了基于 FPGA 的超算方案與產(chǎn)品

    演示了使用 SDAccel 編譯器技術(shù)創(chuàng)建的機(jī)器學(xué)習(xí)(Machine Learning)解決方案。應(yīng)用展示了如何在軟件端利用 FPGA 的“并行處理”優(yōu)勢(shì)以達(dá)到加速的目的。
    的頭像 發(fā)表于 08-01 10:30 ?2414次閱讀