電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>嵌入式技術(shù)>編程語言及工具>vhdl語言怎么仿真_vhdl語言的基本結(jié)構(gòu)

vhdl語言怎么仿真_vhdl語言的基本結(jié)構(gòu)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

VHDL語言在EDA仿真中的應(yīng)用

EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計方法和實(shí)現(xiàn)手段,借助于硬件描述語言的國際標(biāo)準(zhǔn)VHDL 和強(qiáng)大的EDA工具,可減少設(shè)計風(fēng)險并縮短周期,隨著VHDL語言使用范圍的日益擴(kuò)大
2011-04-11 11:34:471842

VHDL語言

本帖最后由 eehome 于 2013-1-5 09:46 編輯 這是幾年前從網(wǎng)絡(luò)下載的VHDL語言學(xué)習(xí)資料,對初學(xué)者有一定的幫助作用。原作者未注明姓名。但要謝謝他(她)。實(shí)用教程16M多,因此,拆分成兩個文檔上傳。
2012-08-13 10:57:05

VHDL語言100例詳解

本帖最后由 eehome 于 2013-1-5 09:51 編輯 VHDL語言100例詳解
2012-08-20 20:45:49

VHDL語言100例詳解 (含代碼)

VHDL語言100例含代碼,喜歡的收藏!
2015-07-19 15:01:51

VHDL語言基礎(chǔ)

VHDL語言基礎(chǔ)
2012-08-15 17:36:58

VHDL語言是什么可以用來干嘛?

VHDL語言是什么可以用來干嘛
2023-10-18 07:34:39

VHDL語言的程序結(jié)構(gòu)與數(shù)據(jù)類型

VHDL語言的程序結(jié)構(gòu)與數(shù)據(jù)類型第2節(jié) VHDL語言的程序結(jié)構(gòu)與數(shù)據(jù)類型[學(xué)習(xí)要求] 掌握VHDL硬件描述語言的基本語法和源文件的結(jié)構(gòu),學(xué)會用VHDL硬件描述語言設(shè)計典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)
2009-03-19 14:52:00

VHDL語言要素

VHDL語言要素,需要的朋友可以看看。
2017-02-05 14:31:26

VHDL語言詳解

希望了解VHDL語言的可以看下。。內(nèi)容比較通俗,詳細(xì)。
2008-11-14 10:42:48

Vhdl語言教程

跟大家共享兩個vhdl語言教程,希望對大家有所幫助
2013-12-07 04:10:48

vhdl語言

如何用VHDL 語言實(shí)現(xiàn)右移位???求大神幫看看為什么實(shí)現(xiàn)不了右移位?library ieee;use ieee.std_logic_1164.all;use
2016-05-28 15:46:38

vhdl語言實(shí)例大全下載

vhdl語言實(shí)例大全下載 
2008-05-20 09:36:01

vhdl語言教程精華

VHDL語言教程精華
2013-11-17 13:12:02

vhdl是什么

超高速集成電路硬件描述語言,主要是應(yīng)用在數(shù)字電路的設(shè)計中。它在中國的應(yīng)用多數(shù)是用在FPGA/CPLD/EPLD的設(shè)計中。當(dāng)然在一些實(shí)力較為雄厚的單位,它也被用來設(shè)計ASIC。VHDL主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)
2015-09-30 13:48:29

FPGA的VHDL有哪些優(yōu)點(diǎn)?怎么理解VHDL?

描述語言相比,VHDL 具有更強(qiáng)的行為描述能力,強(qiáng)大的行為描述能力是避開具體的器件結(jié)構(gòu),從邏輯行為上描述和設(shè)計大規(guī)模電子系統(tǒng)的重要保證。2.仿真模擬VHDL 豐富的仿真語句和庫函數(shù),使得在任何系統(tǒng)
2018-09-07 09:04:45

MaxplusII-VHDL語言入門

MaxplusII-VHDL語言入門
2008-07-24 15:47:41

PID的VHDL語言代碼

PID的VHDL語言代碼學(xué)學(xué)! [hide][/hide]
2009-11-27 09:48:45

一句verilog語言轉(zhuǎn)成VHDL語言的問題

小弟遇到一個問題需要把一句verilog語言VHDL語言表達(dá)出來,語言如下:adc_data_out[15:14]
2014-09-17 10:00:21

使用VHDL語言設(shè)計FPGA有哪些常見問題?

請問使用VHDL語言設(shè)計FPGA有哪些常見問題?
2021-05-06 09:05:31

基于VHDL語言含秒表數(shù)字鐘仿真和引腳設(shè)置

基于VHDL語言含秒表數(shù)字鐘仿真和引腳設(shè)置
2012-05-22 23:13:33

基于CPLD和FPGA的VHDL語言電路優(yōu)化設(shè)計

語言進(jìn)行CPLD/FPGA設(shè)計開發(fā),Altera和Lattice已經(jīng)在開發(fā)軟件方面提供了基于本公司芯片的強(qiáng)大開發(fā)工具。但由于VHDL設(shè)計是行為級設(shè)計,所帶來的問題是設(shè)計者的設(shè)計思想與電路結(jié)構(gòu)相脫節(jié),而且
2019-06-18 07:45:03

應(yīng)用VHDL語言的FFT算法實(shí)現(xiàn)

應(yīng)用VHDL語言的FFT算法實(shí)現(xiàn)
2012-08-20 20:17:57

怎么利用CPLD/FPGA的VHDL語言優(yōu)化電路?

VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件
2019-08-28 08:05:46

怎么設(shè)計優(yōu)化VHDL語言電路?

什么是VHDL?VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著
2019-08-08 07:08:00

有關(guān)FPGA開發(fā)語言VHDL和Verilog的疑惑

本人小菜鳥,開始學(xué)FPGA的時候?qū)W的Verilog語言,后來因為課題組前期的工作都是VHDL就該學(xué)VHDL了。最近聽了幾個師兄的看法,說國內(nèi)用VHDL的已經(jīng)很少了,建議我還是堅持用Verilog,小菜現(xiàn)在好糾結(jié),請問到底應(yīng)該用哪種語言呢?望各位大神指點(diǎn)!
2015-07-08 10:07:56

模擬IC設(shè)計與使用VHDL語言設(shè)計IC的區(qū)別

感覺模擬IC設(shè)計就應(yīng)該是設(shè)計模擬電路.設(shè)計運(yùn)放等,通過設(shè)計電路、在硅片上搭建TTL.CMOS......從而做成IC芯片;而我經(jīng)??吹秸fIC設(shè)計就是使用VHDL語言設(shè)計IC,寫好VHDL語言后燒錄到FPGA.CPLD.......從而做成芯片。我想問的是這兩者有什么區(qū)別?
2018-08-29 09:45:43

硬件描述語言VHDL課件

VHDL語言的基本結(jié)構(gòu)VHDL語言通常包含實(shí)體(Entity),構(gòu)造體(Architecture),配置(Configuration),包集合(Package),和庫(Library)五部分.其中實(shí)體
2008-09-11 15:47:23

請問VHDL語言和verilog語言有什么區(qū)別?

VHDL語言和verilog語言有何區(qū)別
2019-03-28 06:52:52

請問VHDL語言和verilog語言有什么區(qū)別?

VHDL語言和verilog語言有何區(qū)別
2019-03-29 07:55:09

請問怎樣去設(shè)計一種基于VHDL語言的數(shù)字頻率計

什么是測頻法?怎樣去設(shè)計一種基于VHDL語言的數(shù)字頻率計?如何對基于VHDL語言的數(shù)字頻率計進(jìn)行仿真?
2021-08-17 06:11:41

X-HDL v3.2.55 VHDL/Verilog語言翻譯器

X-HDL:軟件簡介—SoftWare Description: X-HDL v3.2.55 VHDL/Verilog語言翻譯器 一款VHDL/Verilog語言翻譯器??蓪?shí)現(xiàn)VHDL和Verilog語言的相互智能化轉(zhuǎn)化。這分別是windows、linux、solaris版本。
2006-03-25 12:00:47355

VHDL硬件描述語言教學(xué).

VHDL硬件描述語言教學(xué):包括fpga講義,VHDL硬件描述語言基礎(chǔ),VHDL語言的層次化設(shè)計的教學(xué)幻燈片
2006-03-27 23:46:4993

VHDL語言100例下載

VHDL語言100例第1例 帶控制端口的加法器第2例 無控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫
2008-05-20 09:58:18441

vhdl語言ppt

VHDL的定義和功能VHDL的發(fā)展概況程序編程語言和硬件描述語言的對比引入硬件描述語言對系統(tǒng)進(jìn)
2008-09-03 12:58:4139

VHDL硬件描述語言 pdf

全面地介紹了VHDL硬件描述語言的基本知識和利用VHDL進(jìn)行數(shù)字電路系統(tǒng)設(shè)計的方法。全書共分13章:第1-6
2008-09-11 15:45:271333

VHDL語言及其應(yīng)用 pdf

VHDL語言及其應(yīng)用是在作者歷時七年為通信與信息系統(tǒng)、信號與信息處理專業(yè)研究生講授VHDL語言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫而成的。全書共分15章,以教授完整的VHDL語言
2009-02-12 09:41:38172

VHDL語言的程序結(jié)構(gòu)與數(shù)據(jù)類型

[學(xué)習(xí)要求] 掌握VHDL硬件描述語言的基本語法和源文件的結(jié)構(gòu),學(xué)會用VHDL硬件描述語言設(shè)計典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)]重點(diǎn):VHDL語言的程序結(jié)構(gòu);VHDL語言的數(shù)據(jù)類型及數(shù)
2009-03-18 20:02:3547

基于VHDL語言的IP核驗證

探討了IP 核的驗證與測試的方法及其和VHDL 語言在IC 設(shè)計中的應(yīng)用,并給出了其在RISC8 框架CPU 核中的下載實(shí)例。關(guān)鍵詞:IP 核;片上系統(tǒng);驗證
2009-06-15 10:59:1432

混合信號系統(tǒng)的VHDL-AMS建模與仿真分析

剖析硬件描述語言VHDL-AMS 的新特性。通過對A/D 轉(zhuǎn)換器和D/A 轉(zhuǎn)換器進(jìn)行建模和仿真分析可以看出,VHDL-AMS 突破了VHDL 只能設(shè)計數(shù)字電路的限制,使得VHDL 可以應(yīng)用于模擬以及混合信
2009-07-08 09:49:2322

VHDL語言及其應(yīng)用

VHDL語言及其應(yīng)用是在作者歷時七年為通信與信息系統(tǒng)、信號與信息處理專業(yè)研究生講授VHDL語言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫而成的。全書共分15章,以教授完整的VHDL語言
2009-07-10 17:21:4418

VHDL語言及其應(yīng)用

VHDL語言及其應(yīng)用的主要內(nèi)容:第一章 硬件模型概述第二章 基本的VHDL編程語言第三章 VHDL模型的組織第四章 VHDL綜合工具第五章 VHDL應(yīng)用樣例附錄A VHDL
2009-07-20 12:06:150

VHDL語言概述

VHDL語言概述:本章主要內(nèi)容:􀁺硬件描述語言(HDL)􀁺VHDL語言的特點(diǎn)􀁺VHDL語言的開發(fā)流程 1.1 1.1 硬件描述語言( 硬件描述語言(HDL HDL)􀂾H
2009-08-09 23:13:2047

VHDL語言描述數(shù)字系統(tǒng)

VHDL語言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。   VHDL 語言是美國國防部在 20 世紀(jì) 80 年代初為實(shí)現(xiàn)其高速集成電路計劃(VHSIC)而提出的
2009-09-01 09:02:4037

使用VHDL語言中幾個常見問題的探討

結(jié)合應(yīng)用MaxplusⅡ軟件進(jìn)行VHDL 語言代碼編寫的經(jīng)驗,闡述使用VHDL 語言的過程中比較常見的幾個問題。
2009-09-10 16:19:2425

VHDL 語言程序的元素

VHDL 語言程序的元素:本章主要內(nèi)容:􀁺VHDL語言的對象􀁺VHDL語言的數(shù)據(jù)類型􀁺VHDL語言的運(yùn)算符􀁺VHDL語言的標(biāo)識符􀁺VHDL語言的詞法單元
2009-09-28 14:32:2141

VHDL基礎(chǔ)教程

VHDL基礎(chǔ)教程:VHDL語言及其應(yīng)用目錄:第1章 VHDL基本概念 1.1 數(shù)字系統(tǒng)建?!?.2 建模的域和級 1.3 建模語言 1.4 VHDL建模的概念 1.5 一個VHDL設(shè)計實(shí)例 1 6
2009-10-16 18:17:58357

VHDL密碼控制系統(tǒng)的設(shè)計

闡述密碼控制設(shè)計的基本原理。介紹了VHDL語言的特點(diǎn)以及基本的語法結(jié)構(gòu)。在MAX+plusⅡ開發(fā)軟件環(huán)境下,利用VHDL硬件描述語言實(shí)現(xiàn)密碼控制系統(tǒng)設(shè)計,并對其系統(tǒng)各個模塊進(jìn)行仿真
2010-12-16 16:10:370

vhdl是什么意思

vhdl是什么意思 VHDL 語言的英文全名是 Very High Speed Integrated Circuit Hardware Description Language ,即超高速集
2008-09-02 12:55:597731

VHDL的基本描述語句設(shè)計

實(shí)驗六、VHDL的基本描述語句設(shè)計一? 實(shí)驗?zāi)康?掌握VHDL語言的基本結(jié)構(gòu)及設(shè)計的輸入方法。2掌握VHDL語言的基本描述語句的使用方法。二? 實(shí)驗設(shè)備
2009-03-13 19:23:571998

VHDL語言的組合電路設(shè)計

實(shí)驗八、VHDL語言的組合電路設(shè)計一? 實(shí)驗?zāi)康?掌握VHDL語言的基本結(jié)構(gòu)及設(shè)計的輸入方法。2掌握VHDL語言的組合電路設(shè)計方法。二? 實(shí)驗設(shè)備與儀器
2009-03-13 19:26:582368

VHDL語言應(yīng)用實(shí)例指導(dǎo)

VHDL語言應(yīng)用實(shí)例指導(dǎo) VHDL中的標(biāo)識符可以是常數(shù)、變量、信號、端口、子程序或參數(shù)的名字。使用標(biāo)識符要遵守如下法則
2009-03-20 14:15:532064

VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用?

【摘 要】 通過設(shè)計實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語言相比,使用VHDL語言的優(yōu)越性。
2009-05-10 19:47:301111

基于VHDL語言的智能撥號報警器的設(shè)計

基于VHDL語言的智能撥號報警器的設(shè)計 介紹了以EDA技術(shù)作為開發(fā)手段的智能撥號報警系統(tǒng)的實(shí)現(xiàn)。本系統(tǒng)基于VHDL語言,采用FPGA作為控制核心,實(shí)現(xiàn)了遠(yuǎn)程防盜報警。該
2009-10-12 19:08:431167

基于VHDL語言的按鍵消抖電路設(shè)計及仿真

基于VHDL語言的按鍵消抖電路設(shè)計及仿真  按鍵開關(guān)是電子設(shè)備實(shí)現(xiàn)人機(jī)對話的重要器件之一。由于大部分按鍵是機(jī)械觸點(diǎn),在觸點(diǎn)閉合和斷開時都會產(chǎn)生抖動。為避免
2010-01-04 10:39:135588

VHDL和Verilog HDL語言對比

VHDL和Verilog HDL語言對比 Verilog HDL和VHDL都是用于邏輯設(shè)計的硬件描述語言,并且都已成為IEEE標(biāo)準(zhǔn)。VHDL是在1987年成為IEEE標(biāo)準(zhǔn),Verilog HDL
2010-02-09 09:01:1710317

采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計

采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計 VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:022318

VHDL基本語言現(xiàn)象和實(shí)用技術(shù)教程

本書比較系統(tǒng)地介紹了VHDL 的基本語言現(xiàn)象和實(shí)用技術(shù)全書以實(shí)用和可操作 為基點(diǎn)簡潔而又不失完整地介紹了VHDL 基于EDA 技術(shù)的理論與實(shí)踐方面的知識 其中包括VHDL 語句語法基礎(chǔ)知識第1 章第7 章邏輯綜合與編程技術(shù)第9 章 有限狀態(tài)機(jī)及其設(shè)計第10 章基于FPGA
2011-03-03 15:47:130

VHDL語言在狀態(tài)機(jī)電路中的設(shè)計

簡要介紹了 VHDL 語言進(jìn)行工程設(shè)計的優(yōu)點(diǎn),并詳細(xì)說明了利用VHDL語言設(shè)計狀態(tài)機(jī)電電路的過程,最后進(jìn)行了仿真,仿真結(jié)果證明該設(shè)計能夠?qū)崿F(xiàn)狀態(tài)機(jī)電路的功能。
2011-07-18 10:31:2083

基于Multisim的VHDL建模與仿真

本文主要分析了QuartusⅡ的特點(diǎn)和虛擬仿真軟件的優(yōu)越性,以交通燈控制系統(tǒng)為例,介紹了在虛擬仿真軟件Multisim平臺上使用VHDL硬件描述語言進(jìn)行程序編寫、電路建模和仿真的方法。
2012-10-25 14:58:319562

VHDL語言程序設(shè)計及應(yīng)用(第二版)_姜立東

電子發(fā)燒友網(wǎng)站提供《VHDL語言程序設(shè)計及應(yīng)用(第二版)_姜立東.txt》資料免費(fèi)下載
2015-07-15 15:20:250

VHDL語言快速入門必讀

VHDL語言快速入門,很精練的語言總結(jié),希望大家有用到
2015-10-29 18:24:4631

基于CPLD的VHDL語言數(shù)字鐘(含秒表)設(shè)計

基于CPLD的VHDL語言數(shù)字鐘(含秒表)設(shè)計
2015-11-04 15:14:369

硬件描述語言VHDL入門

vhdl語言,第二章介紹。關(guān)于數(shù)字系統(tǒng)設(shè)計方面的知識。
2016-01-18 14:41:550

硬件描述語言VHDL簡介

硬件描述語言VHDL簡介,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-02-19 17:19:500

VHDL語言在MAXPLUS軟件的設(shè)計案例

VHDL語言在MAXPLUS軟件的設(shè)計案例,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-02-19 17:18:550

VHDL語言(修改)

VHDL語言(修改)有需要的朋友下來看看
2016-08-05 17:32:5324

VHDL硬件描述語言

VHDL語言編程學(xué)習(xí)之VHDL硬件描述語言
2016-09-01 15:27:270

硬件描述語言VHDL

硬件描述語言VHDL的學(xué)習(xí)文檔,詳細(xì)的介紹了VHDL
2016-09-02 17:00:5312

VHDL語言要素

VHDL語言要素,大學(xué)EDA課程必備資料,在實(shí)際的應(yīng)用中,VHDL仿真器講INTEGER類型的數(shù)據(jù)作為有符號數(shù)處理,而綜合器將INTEGER作為無符號數(shù)處理. VHDL綜合器要求利用RANGE子句
2016-11-21 15:40:340

VHDL語言的LCD12864

電子設(shè)計研發(fā)部分的研發(fā)人員常用資料——VHDL語言的LCD12864。
2016-11-03 14:26:190

VHDL硬件描述語言的學(xué)習(xí)

到一塊集成電路中是現(xiàn)在數(shù)字電子技術(shù)教學(xué)的重要內(nèi)容。 要讓同學(xué)學(xué)會VHDL,教師首先應(yīng)該自己先學(xué)會,但是學(xué)習(xí)VHDL語言需要能提供文件輸入,邏輯綜合、編譯和仿真語言環(huán)境,現(xiàn)在向各位推薦一個語言環(huán)境ALTERA公司的Max+plusⅡ軟件,該軟件可以以圖形方式、文
2017-12-05 09:00:3120

硬件描述語言VHDL優(yōu)點(diǎn)及缺點(diǎn)

1987年, VHDL被正式確定為IEEE 1076標(biāo)準(zhǔn)。 VHDL是一種強(qiáng)類型語言, 具有豐富的表達(dá)能力, 可使各種復(fù)雜度(系統(tǒng)級、 電路板級、 芯片級、 門級)的電路網(wǎng)絡(luò)在同一抽象程度上被描述
2018-03-30 11:20:159

vhdl語法詳解

VHDL是超高速集成電路硬件描述語言 (Very High speed Integrated Circuit Hardware Description Language)的英文縮寫。語法和風(fēng)格: (1)類似與現(xiàn)代高級編程語言,如C語言。 (2)VHDL描述的是硬件,它包含許多硬件特有的結(jié)構(gòu)
2018-03-30 15:41:2329

VHDL語言設(shè)計實(shí)體的基本結(jié)構(gòu)

VHDL語言是一種在EDA設(shè)計中廣泛流行的硬件描述語言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語句外,VHDL語言的句法、語言形式和描述風(fēng)格十分類似于一般的計算機(jī)高級語言,是目前硬件描述語言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:2721

VHDL語言編程用什么編譯軟件_需要看哪方面的書籍

本文主要介紹了VHDL語言編程用什么編譯軟件以及學(xué)習(xí)VHDL語言需要看哪方面的書籍,最后還闡述了學(xué)習(xí)VHDL語言應(yīng)注意的幾個問題盤點(diǎn)。
2018-05-17 17:50:4831921

VHDL教程之VHDL語言元素的詳細(xì)資料概述

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL教程之VHDL語言元素的詳細(xì)資料概述一內(nèi)容包括了:1. VHDL語言的客體2 VHDL語言的數(shù)據(jù)類型3 VHDL數(shù)據(jù)類型轉(zhuǎn)換4 VHDL詞法規(guī)則與標(biāo)識符
2018-11-05 08:00:000

VHDL硬件描述語言入門教程資料免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL硬件描述語言入門教程資料免費(fèi)下載包括了:1. VHDL語言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語句,4. 狀態(tài)機(jī)在VHDL中的實(shí)現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:0041

使用VHDL語言設(shè)計比較器與實(shí)時仿真的資料合集免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL語言設(shè)計比較器與實(shí)時仿真的資料合集免費(fèi)下載。
2019-06-03 08:00:000

如何使用VHDL語言編程進(jìn)行多功能數(shù)字鐘的設(shè)計

應(yīng)用VHDL語言編程,進(jìn)行了多功能數(shù)字鐘的設(shè)計,并在MAX PLUSⅡ環(huán)境下通過了編譯、仿真、調(diào)試。
2019-06-11 08:00:000

vhdl語言的操作符_vhdl語言有什么用

VHDL是一種用來描述數(shù)字邏輯系統(tǒng)的“編程語言”。它通過對硬件行為的直接描述來實(shí)現(xiàn)對硬件的物理實(shí)現(xiàn),代表了當(dāng)今硬件設(shè)計的發(fā)展方向。VHDL是為了滿足邏輯設(shè)計過程中的各種需求而設(shè)計的。
2020-04-23 15:51:032362

什么是vhdl語言_簡述vhdl語言的特點(diǎn)

用于描述數(shù)字系統(tǒng)的結(jié)構(gòu),行為,功能和接口。除了含有許多具有硬件特征的語句外,VHDL語言形式和描述風(fēng)格與句法是十分類似于一般的計算機(jī)高級語言。VHDL的程序結(jié)構(gòu)特點(diǎn)是將一項工
2020-04-23 15:58:4910242

基于VHDL硬件描述語言實(shí)現(xiàn)CPSK調(diào)制的程序及仿真

本文檔的主要內(nèi)容詳細(xì)介紹的是基于VHDL硬件描述語言實(shí)現(xiàn)CPSK調(diào)制的程序及仿真。
2021-01-19 14:34:1511

如何建立VHDL程序的仿真模型和平臺及仿真過程詳細(xì)說明

 前面已經(jīng)講述了VHDL語法和建模,VHDL程序作為硬件的描述語言,可以實(shí)現(xiàn)仿真測試,包括RTL門級仿真和布線布局后仿真。通過仿真,可以很容易驗證VHDL程序以及其描述硬件的正確性。本章將講述如何建立VHDL程序的仿真模型和平臺,以及ⅤHDL語言的具體仿真過程
2021-01-20 17:03:5414

VHDL的參考手冊免費(fèi)下載

本手冊討論VHDL和Synario可編程IColution。本手冊旨在補(bǔ)充可編程IC入門手冊中的材料本手冊中討論了以下主題HDL語言結(jié)構(gòu)如何編寫可合成的VHDL如何控制VHDL設(shè)計的實(shí)現(xiàn)VHDL數(shù)據(jù)
2021-01-21 16:02:1332

VHDL語言基礎(chǔ)的學(xué)習(xí)課件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA VHDL語言基礎(chǔ)的學(xué)習(xí)課件免費(fèi)下載。
2021-01-21 16:30:0026

VHDL語言介紹及設(shè)計的詳細(xì)資料說明

VHDL 語言的英文全名為Very High Speed IntegratedCircuit Hardware Description Language,即超高速集成電路硬件描述語言。
2021-01-21 17:03:176

VHDL硬件描述語言的學(xué)習(xí)課件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL硬件描述語言的學(xué)習(xí)課件免費(fèi)下載包括了:VHDL概述,VHDL數(shù)據(jù)類型與數(shù)據(jù)對象,VHDL命令語句
2021-01-22 08:00:005

VHDL語言的詳細(xì)講解學(xué)習(xí)課件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL語言的詳細(xì)講解學(xué)習(xí)課件免費(fèi)下載包括了: ⅥHLD概述 VHLD的一些基本概念 VHDL的數(shù)據(jù)對象,數(shù)據(jù)類型及類型轉(zhuǎn)換,運(yùn)算符等 VHDL的順序描述語句 VHDL
2021-01-22 17:52:1416

VHDL與Verilog硬件描述語言如何用TestBench來進(jìn)行仿真

小的設(shè)計中,用TestBench來進(jìn)行仿真是一個很不錯的選擇。 VHDL與Verilog語言的語法規(guī)則不同,它們的TestBench的具體寫法也不同,但是應(yīng)包含的基本結(jié)構(gòu)大體相似,在VHDL仿真文件中應(yīng)包含以下幾點(diǎn):實(shí)體和結(jié)構(gòu)體聲明、信號聲明、頂層設(shè)計實(shí)例化、提供激勵;Verilog的仿真文件應(yīng)包
2021-08-04 14:16:443307

在PSIM中進(jìn)行VHDL的聯(lián)合仿真

目前市面上能支持HDL語言聯(lián)合仿真的電源仿真軟件并不多,能支持VHDL聯(lián)合仿真的就更少了,PSIM軟件支持VHDL及verilogHDL聯(lián)合仿真,這樣對于快速驗證HDL實(shí)現(xiàn)的新想法是十分便捷的。
2023-05-23 11:38:101714

VHDL與Verilog硬件描述語言TestBench的編寫

小的設(shè)計中,用TestBench來進(jìn)行仿真是一個很不錯的選擇。VHDL與Verilog語言的語法規(guī)則不同,它們的TestBench的具體寫法也不同,但是應(yīng)包含的基本結(jié)構(gòu)大體相似,在VHDL仿真文件中應(yīng)包含以下幾點(diǎn):實(shí)體和結(jié)構(gòu)
2023-09-09 10:16:56721

基于VHDL語言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計

電子發(fā)燒友網(wǎng)站提供《基于VHDL語言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計.pdf》資料免費(fèi)下載
2023-10-13 14:31:371

基于VHDL語言實(shí)現(xiàn)遠(yuǎn)程防盜報警設(shè)計

電子發(fā)燒友網(wǎng)站提供《基于VHDL語言實(shí)現(xiàn)遠(yuǎn)程防盜報警設(shè)計.pdf》資料免費(fèi)下載
2023-11-08 14:33:110

已全部加載完成