電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全性

Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全性

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

全新推出的Codasip Studio Mac版本為RISC-V處理器帶來(lái)更多的差異化設(shè)計(jì)潛力

德國(guó)慕尼黑,2022 年 6 月——可定制RISC-V處理器硅知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,其Codasip Studio平臺(tái)現(xiàn)已支持蘋(píng)果公司macOS Monterey(當(dāng)前
2022-06-28 14:06:361037

Trinamic加入RISC-V并選擇Codasip的Bk3處理器用于未來(lái)的運(yùn)動(dòng)控制應(yīng)用

,RISC-V?嵌入式處理器IP的領(lǐng)先供應(yīng)商Codasip在捷克布爾諾和德國(guó)漢堡宣布,嵌入式電機(jī)和運(yùn)動(dòng)控制集成電路及微系統(tǒng)領(lǐng)域的全球領(lǐng)導(dǎo)者Trinamic選擇了Codasip的Bk3處理器用于其下一代產(chǎn)品系列。
2018-03-01 16:23:479764

RISC-V設(shè)計(jì)的基本安全協(xié)處理器

  為了保護(hù) IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來(lái)強(qiáng)化信任根,并開(kāi)發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松地集成到安全RISC-V 系統(tǒng)中。
2022-08-16 09:31:111427

驗(yàn)證RISC-V處理器安全性

。 本文討論了與硬件安全驗(yàn)證相關(guān)的一些挑戰(zhàn),并介紹了一種基于形式的方法來(lái)解決。實(shí)現(xiàn)流行的RISC-V指令集架構(gòu)(ISA)的設(shè)計(jì)示例展示了這種方法的強(qiáng)大功能。 安全驗(yàn)證概述 對(duì)處理器進(jìn)行全面有效的驗(yàn)證是電子開(kāi)發(fā)人員面臨的最大挑戰(zhàn)
2023-03-16 10:47:017494

玄鐵RISC-V處理器8款芯片實(shí)戰(zhàn)分析

玄鐵 E902 采用 2 級(jí)極簡(jiǎn)流水線并對(duì)執(zhí)行效率進(jìn)行了增強(qiáng),典型工作頻率>150MHz,是首款支持硬件安全擴(kuò)展技術(shù)的 RISC-V 處理器??梢詰?yīng)用在對(duì)功耗和成本極其敏感的IoT、MCU 等場(chǎng)景。
2023-08-24 11:15:152415

Codasip發(fā)布適用于定制計(jì)算的新一代RISC-V處理器系列產(chǎn)品

推出高度靈活的700系列,以實(shí)現(xiàn)無(wú)限創(chuàng)新 德國(guó)慕尼黑,2023年10月17日 ——RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?今日宣布:推出一款全新的、高度可配置的RISC-V基準(zhǔn)性處理器系列
2023-10-24 17:25:33339

RISC-V ISA是怎樣進(jìn)行命名的

RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母表示,其命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存
2021-12-09 06:31:44

RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

縮寫(xiě) [###] 用于標(biāo)識(shí)處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標(biāo)識(shí)該處理器支持的指令模塊集合 比如:RV64IMAC, 表示64 位 RISC-V
2024-03-12 10:25:21

RISC-V 生態(tài)架構(gòu)淺析

IP核的SoC芯片累計(jì)出貨量已經(jīng)突破8億顆。CK902為32位低功耗,是全球首款支持物聯(lián)網(wǎng)安全RISC-V處理器。阿里平頭哥首顆芯片玄鐵910出爐,現(xiàn)場(chǎng)啟動(dòng)普惠芯片計(jì)劃(2.5GHZ, 最高16核
2020-06-22 16:51:57

RISC-V處理器對(duì)應(yīng)什么開(kāi)發(fā)環(huán)境?

RISC-V處理器是開(kāi)源的,那開(kāi)發(fā)環(huán)境需要廠商自己開(kāi)發(fā)還是沿用傳統(tǒng)的開(kāi)發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V你了解多少?

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2020-08-13 15:13:41

RISC-V協(xié)處理器是否可以像基于堆棧的ULP那樣訪問(wèn)i2c硬件呢?

我有興趣在深度睡眠時(shí)使用 risc-v 協(xié)處理器通過(guò) i2c 獲取傳感讀數(shù),大概每 10 分鐘左右一次。我有興趣通過(guò)不喚醒 esp 來(lái)讀取傳感來(lái)潛在地節(jié)省電量。我被推遲在基于堆棧的協(xié)處理器上執(zhí)行
2023-03-02 09:03:59

RISC-V和開(kāi)源處理器之間是什么關(guān)系?

RISC-V和開(kāi)源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V在快速發(fā)展的處理器生態(tài)系統(tǒng)中找到立足點(diǎn)

但是開(kāi)源處理器架構(gòu)需要從軟件開(kāi)發(fā)社區(qū)獲得更多支持,然后才能在數(shù)據(jù)中心與x86和ARM架構(gòu)競(jìng)爭(zhēng):巴塞羅那RISC-V峰會(huì)的總結(jié)。 Developers have grown up hearing ARM
2023-08-11 18:20:57

RISC-V如何保證高權(quán)限模式程序及外設(shè)的安全性

RISC-V有機(jī)器模式、監(jiān)管模式和用戶模塊,但無(wú)論在哪個(gè)模式下當(dāng)TRAP發(fā)生時(shí)都會(huì)轉(zhuǎn)到機(jī)器模式,是不是也就意味著在用戶模式下進(jìn)入中斷服務(wù)程序也會(huì)擁有機(jī)器模式的權(quán)限,那我們?nèi)绾伪WC高權(quán)限模式程序及外設(shè)的安全性
2023-05-26 08:11:25

RISC-V應(yīng)用領(lǐng)域的拓展

為自動(dòng)駕駛汽車等應(yīng)用開(kāi)發(fā)新的RISC-V芯片設(shè)計(jì);GreenWaves推出了基于RISC-V的低功率AI物聯(lián)網(wǎng)(IoT)應(yīng)用處理器;晶晨半導(dǎo)體推出具有RISC-V安全內(nèi)核的SoC芯片;華米發(fā)布了用于生物識(shí)別
2021-06-18 20:57:35

RISC-V開(kāi)源處理器核介紹

本期文章目錄一個(gè)小型RISC-V開(kāi)源處理器核介紹!#SOC#FPGA#RISC-V點(diǎn)擊閱讀數(shù)字積木從零開(kāi)始寫(xiě)RISC-V處理器(超詳細(xì))#RISC-V點(diǎn)擊閱讀數(shù)字積木為什么說(shuō)模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計(jì)RISC-V處理器

RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器?
2021-06-18 09:24:03

RISC-V最重要的意義所在

,所以很難走這條路線。而當(dāng)客戶因?yàn)?b class="flag-6" style="color: red">安全性和穩(wěn)定性需要購(gòu)買商業(yè)級(jí)的IP時(shí),為何不購(gòu)去買閉源的商業(yè)級(jí)IP又成了繞不過(guò)去的問(wèn)題。”黃樂(lè)天強(qiáng)調(diào)。他進(jìn)一步指出,RISC-V的出現(xiàn),確實(shí)時(shí)為了處理器IP發(fā)展提供了
2020-06-22 16:55:03

RISC-V有哪些特點(diǎn)

50條指令,可以用于實(shí)現(xiàn)一個(gè)具備定點(diǎn)運(yùn)算和特權(quán)模式等基本功能的處理器。  RISC-V的三大特點(diǎn)  第一點(diǎn)是完全開(kāi)源,對(duì)指令集使用,RISC-V基金會(huì)不收取高額的授權(quán)費(fèi)。開(kāi)源采用寬松的BSD協(xié)議,企業(yè)
2020-08-25 11:17:39

RISC-V架構(gòu)

,相比ARM內(nèi)核具備成本、可拓展性、可控等多方面優(yōu)勢(shì):(1)RISC-V基礎(chǔ)的ISA和IP核開(kāi)源免費(fèi),并且從底層設(shè)計(jì)上模塊化、允許自定義拓展,使得芯片設(shè)計(jì)廠商擁有更高的研發(fā)自由度,前期投入成本較低;(2
2023-04-03 15:29:09

RISC-V的中國(guó)力量

處理器IP共性技術(shù)平臺(tái)建設(shè)良機(jī),從應(yīng)用需求入手,徹底解決處理器領(lǐng)域“穿馬甲”問(wèn)題。根據(jù)RISC-V具體產(chǎn)品的實(shí)現(xiàn)來(lái)源,我國(guó)的RISC-V參與者也存在開(kāi)源吸收、國(guó)外引進(jìn)、自主研發(fā)等不同形式。
2021-06-18 21:00:01

RISC-V的前景預(yù)言

應(yīng)用,通過(guò)RISC-V處理器內(nèi)核中添加定制指令可以使算法在相對(duì)有限的處理資源中得到充分執(zhí)行。而可定制的領(lǐng)域?qū)S眉軜?gòu)能夠使處理器更適合AI算法和軟件工作負(fù)載。微處理器內(nèi)核對(duì)性能的影響處理器內(nèi)核架構(gòu)
2023-04-05 12:16:42

RISC-V的特色,大飽眼福!??!

RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為:在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程也伴隨了現(xiàn)代處理器架構(gòu)技術(shù)的不斷發(fā)展成熟,但作為商用的架構(gòu),為了能夠保持架構(gòu)的向后兼容
2021-06-18 19:41:21

RISC-V簡(jiǎn)介

RISC-V簡(jiǎn)介??RISC-V 是一個(gè)自由和開(kāi)放的 ISA(開(kāi)源指令集架構(gòu)),通過(guò)開(kāi)放的標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代。RISC-V ISA在架構(gòu)上提供了一個(gè)新的自由、可擴(kuò)展的軟件和硬件自由級(jí)別
2023-02-27 19:56:30

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會(huì)上,平頭哥開(kāi)源了玄鐵RISC-V系列處理器,并開(kāi)放了工具及系統(tǒng)軟件。這次的開(kāi)源對(duì)國(guó)內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開(kāi)源發(fā)布的東...
2022-02-28 08:15:04

RISC-V,正在擺脫低端

領(lǐng)先的RISC-V處理器IP和高級(jí)處理器設(shè)計(jì)工具的Codasip也將汽車領(lǐng)域作為重要方向,正在投入大量精力和資金,以確保開(kāi)發(fā)人員對(duì)RISC-V處理器IP的質(zhì)量充滿信心。 近幾年,國(guó)內(nèi)助推RISC-V
2023-05-30 14:11:59

risc-v怎么讀

首先應(yīng)用RISC技術(shù)開(kāi)發(fā)出PA-8000,主頻為180MHz,MIPS公司也推出了自己的RISC處理器——R2000;次年,SUN和德州儀器合作開(kāi)發(fā)的Sparc處理器問(wèn)世?! parc處理器憑借
2023-03-30 16:34:57

risc-v是什么意思

RISC-V是一個(gè)開(kāi)源的指令集架構(gòu),它屬于一個(gè)開(kāi)放的、非營(yíng)利性質(zhì)的基金會(huì),而基金會(huì)將謹(jǐn)慎地發(fā)展和維護(hù)這個(gè)開(kāi)源的指令集架構(gòu)?! ∮?jì)算機(jī)體系結(jié)構(gòu)的傳統(tǒng)方法是增量ISA,新處理器不僅必須實(shí)現(xiàn)新的ISA擴(kuò)展,還必須實(shí)現(xiàn)
2023-03-30 16:40:41

ARM與RISC-V架構(gòu)的區(qū)別是什么?

自己特色,根據(jù)不同用途有不同型號(hào)的處理器架構(gòu)。 關(guān)于RISC-V RISC:Reduced Instruction Set Computer,即精簡(jiǎn)指令集計(jì)算機(jī)。 RISC-V是基于RISC原理建立
2021-04-25 09:13:19

FreeRTOS與RISC-V——適用于RISC-V的FreeRTOS概述

提供據(jù)了易于增加具體的RISC-V架構(gòu)拓展特性的基本接口。1.3 FreeRTOS中與RISC-V相關(guān)的特定頭文件為了能讓FreeRTOS能在RISC-V處理器上順利運(yùn)行,除了
2023-04-09 09:26:41

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng)

去年破產(chǎn),并于上周以一個(gè)新名稱出現(xiàn):其收購(gòu)的技術(shù)MIPS。向新的MIPS打個(gè)招呼。 MIPS處理器體系結(jié)構(gòu)的開(kāi)發(fā)現(xiàn)已停止,MIPS(該公司)將開(kāi)始制造基于RISC-V的芯片。這是業(yè)務(wù)模式的完全改變,而
2021-03-09 19:30:07

Occamy RISC-V 前景如何

位 FPU,以及兩顆來(lái)自美光的 16GB HBM2e 內(nèi)存。處理器的內(nèi)核通過(guò)中介層實(shí)現(xiàn)互連,雙塊 CPU 可提供 0.75 FP64 TFLOPS 的性能和 6 FP8 TFLOPS 算力。那么Occamy RISC-V 前景如何呢?
2023-05-13 08:44:36

RT-Thread Studio(對(duì)芯來(lái)科技RISC-V處理器內(nèi)核開(kāi)發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開(kāi)放與免費(fèi)的先期優(yōu)勢(shì),但相比已經(jīng)成熟的Arm和Intel x86,國(guó)內(nèi)
2020-11-14 09:26:41

Renesas支持RISC-V架構(gòu)的具體MCU型號(hào)是哪個(gè)呢?

瑞薩電子推出圍繞64位RISC-V CPU內(nèi)核構(gòu)建的RZ/5個(gè)通用微處理器單元(MPU),具體的型號(hào)是多少?性能怎么樣?
2024-01-11 13:03:31

openEuler 加入 RISC-V Landscape,相關(guān)技術(shù)已完成生態(tài)適配

RISC-V 架構(gòu)處理器上的更多可能。今年 2 月,[RISC-V SIG 成功在賽昉科技的 VisionFive 2 開(kāi)發(fā)板上適配歐拉操作系統(tǒng)],openEuler RISC-V 22.03 V
2023-03-16 15:10:13

兩大架構(gòu)RISC-V 和 ARM 的各種關(guān)系

,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的區(qū)別 盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。 1.
2023-06-21 20:31:32

為什么選擇RISC-V?

需進(jìn)行任何軟件修改。從信任角度關(guān)注安全性的設(shè)計(jì)人員也會(huì)喜歡RISC-V。當(dāng)RTL源代碼可用時(shí),這將啟用深度檢查。通過(guò)檢查RTL的能力,可以建立信任。
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問(wèn)有什么用,RISC-V目前的能力來(lái)說(shuō),工業(yè)有沒(méi)有可能?
2024-02-02 10:41:21

什么是RISC-V? RISC-V指令具有哪些特點(diǎn)應(yīng)用?

什么是RISC-V?RISC-V指令具有哪些特點(diǎn)應(yīng)用?自己怎么才能設(shè)計(jì)出設(shè)計(jì)一套指令集?
2021-10-14 09:05:03

從零開(kāi)始寫(xiě)RISC-V處理器之一 二 前言 緒論

來(lái)源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開(kāi)始寫(xiě)的極簡(jiǎn)易懂的RISC-V處理器核從零開(kāi)始寫(xiě)RISC-V處理器之一 前言從零開(kāi)始寫(xiě)RISC-V處理器
2022-08-22 18:25:55

從零開(kāi)始寫(xiě)RISC-V處理器之六 寫(xiě)在最后

都是跨平臺(tái)、輕量級(jí)的工具。iverilog用來(lái)編譯verilog代碼,gtkwave用來(lái)查看波形。驗(yàn)證一個(gè)處理器,首先是能跑通各個(gè)指令,RISC-V官方提供了指令兼容測(cè)試程序,這些程序是用匯
2022-08-23 15:05:44

關(guān)于RISC-V和開(kāi)源處理器的一些解讀

來(lái)記錄描述,而處理器實(shí)現(xiàn)是基于指令集規(guī)范完成的源代碼。RISC-V是一個(gè)指令集規(guī)范。我們可以基于x86/ARM/ RISC-V指令集,進(jìn)行處理器微架構(gòu)設(shè)計(jì)和實(shí)現(xiàn)形成源代碼,并通過(guò)流片最終形成芯片產(chǎn)品
2020-06-22 16:47:55

分析RISC-V架構(gòu)的不同之處

0 RISC-V和其他開(kāi)放架構(gòu)有何不同如果僅從“免費(fèi)”或“開(kāi)放”這兩點(diǎn)來(lái)評(píng)判,RISC-V架構(gòu)并不是第一個(gè)做到免費(fèi)或開(kāi)放的處理器架構(gòu)。在開(kāi)始之前,我們先通過(guò)論述幾個(gè)具有代表的開(kāi)放架構(gòu),來(lái)分析
2021-07-26 06:58:42

國(guó)產(chǎn)RISC-V芯片這個(gè)俱樂(lè)部中,已經(jīng)聚集了哪些玩家呢?

設(shè)計(jì)?! 【驮诤喜⒌?周前,中天微宣布基于RISC-V的第三代C-SKY指令架構(gòu),同時(shí)發(fā)布基于RISC-V第三代指令架構(gòu)處理器CK902,可靈活配置TEE引擎,支持IoT安全功能。據(jù)悉,CK902
2020-08-02 11:56:07

基于 RISC-V 的微控制入門指南

基于 RISC-V 處理器的開(kāi)發(fā)板。LoFive FE310 開(kāi)發(fā)板GroupGets LLC 的 LoFive-R1 開(kāi)發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32

如何使用J-Link和Embedded Studio讀寫(xiě)RISC-V處理器的CSR?

在對(duì)RISC-V處理器進(jìn)行調(diào)試時(shí),就很方便了。不論是標(biāo)準(zhǔn)的CSR,還是廠商自定義的CSR,只需要給出它的地址即可實(shí)現(xiàn)讀或?qū)懖僮?。在此之前只?b class="flag-6" style="color: red">通過(guò)IDE的調(diào)試系統(tǒng)查看標(biāo)準(zhǔn)的CSR,而自定義CSR則無(wú)法在
2022-08-25 15:51:38

如何入門RISC-V嵌入式

想入門RISC-V嵌入式不知如何下手?已經(jīng)買了RV-STAR板子卻仍然毫無(wú)頭緒?RISC-V嵌入式課程早春營(yíng),here we come!老板說(shuō)上一個(gè)開(kāi)課通知早春營(yíng)|《RISC-V處理器嵌入...
2022-01-07 07:27:55

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴(kuò)展,并且沒(méi)有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實(shí)現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴(kuò)展的-它提供了一個(gè)處理所有
2019-11-29 15:54:41

學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開(kāi)源處理器及SoC研究

:64位、32-128核、支持多線程、順序或者亂序執(zhí)行處理器,具有向量處理單元,目標(biāo)是高性能計(jì)算。 T-Class:64或者128位處理器,其中通過(guò)為存儲(chǔ)引入Tag,從而增強(qiáng)安全性。 N-Class
2020-07-27 18:09:27

對(duì)于RISC-V,我們對(duì)它有些誤解?

LietarRISC-V處理器的兼容不是問(wèn)題 RISC-V基金會(huì)(RISC-V Foundation)隨著RISC-V生態(tài)的快速發(fā)展,許多人都擔(dān)心RISC-V的開(kāi)放以及可擴(kuò)展性會(huì)出現(xiàn)碎片化以及兼容的問(wèn)題。Loic
2020-08-02 12:01:03

布局 RISC-V 領(lǐng)域,中國(guó)聯(lián)通加入中國(guó) RISC-V 產(chǎn)業(yè)聯(lián)盟

、研究院所、投資機(jī)構(gòu)和社會(huì)組織于 2018 年 9 月 20 日在上海共同發(fā)起成立的一家全國(guó)、非營(yíng)利的社團(tuán)組織。聯(lián)盟的目標(biāo)是 加速國(guó)內(nèi) RISC-V 產(chǎn)業(yè)的組織研發(fā) ,建立中國(guó)國(guó)產(chǎn)自主、可控、安全
2023-03-16 14:56:58

干貨:教科書(shū)級(jí)透徹分析 RISC-V

(DDR 等標(biāo)準(zhǔn)從一開(kāi)始就是開(kāi)放的,且不斷升級(jí),RISC-V 的 ISA 標(biāo)準(zhǔn)也是開(kāi)放和不斷衍進(jìn))。當(dāng)然,由于處理器內(nèi)核是最復(fù)雜且軟硬件綜合一體的 IP,所以相比普通的接口類標(biāo)準(zhǔn),還有其特殊和顯著
2020-07-27 17:50:25

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境?

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯、開(kāi)發(fā)工具和軟件開(kāi)發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來(lái)。目前RISC-V具有
2023-11-18 06:05:15

開(kāi)源risc-v

除了tinyrisc-v有沒(méi)有代碼比較清晰,移植比較好,且比較簡(jiǎn)單,適合學(xué)習(xí)的開(kāi)源risc-v
2023-05-06 19:24:39

我了解的RISC-V

使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開(kāi)放共享以實(shí)現(xiàn)差異化發(fā)展。 架構(gòu)簡(jiǎn)單 RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程
2023-03-19 10:52:16

新品# RISC-V 32 位通用 CPU,支持汽車應(yīng)用的 ISO 26262 ASIL D 級(jí)功能安全

Hideki Sugimoto 補(bǔ)充說(shuō):“我們的開(kāi)發(fā)工作一直專注于三大支柱——多功能、效率和功能安全——并著眼于巨大的未來(lái)趨勢(shì)。NS31A 將這些實(shí)現(xiàn)為具有高功能安全性RISC-V 32 位通用
2021-08-19 14:02:19

有推薦的 RISC-V 模擬嗎?

有推薦的 RISC-V 模擬嗎?
2023-04-15 23:43:52

每日推薦 | HarmonyOS 從入門到大神資料,從零開(kāi)始寫(xiě)RISC-V處理器經(jīng)驗(yàn)連載

各位開(kāi)發(fā)者們豐富的學(xué)習(xí)資源。為了方便大家獲取資料,現(xiàn)在只需掃描下面海報(bào)二維碼并回復(fù)關(guān)鍵字 “教程” 即可獲取大神資料,趕快掃碼領(lǐng)取吧!2、從零開(kāi)始寫(xiě)RISC-V處理器之四 實(shí)踐篇推薦理由:這里只介紹
2022-08-23 10:08:51

求助,ULP RISC-V協(xié)處理器周期喚醒的BUG怎么處理?

協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期??僧?dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26

淺談RISC-V

收授權(quán)費(fèi)了,其價(jià)格也不低。RISC-V的流行對(duì)ARM來(lái)說(shuō)就很尷尬了。傳統(tǒng)的處理器IP公司,ARM還能通過(guò)商業(yè)運(yùn)營(yíng)擴(kuò)大自己的優(yōu)勢(shì),獲取更大市場(chǎng)份額。RISC-V與其說(shuō)是一種指令集,不如說(shuō)是一種宗教。這種
2018-09-11 17:44:01

潤(rùn)開(kāi)鴻基于高性能RISC-V開(kāi)源架構(gòu)DAYU800通過(guò)OpenHarmony兼容測(cè)評(píng)

近期,江蘇潤(rùn)開(kāi)鴻數(shù)字科技有限公司(以下簡(jiǎn)稱“潤(rùn)開(kāi)鴻”)基于高性能RISC-V開(kāi)源架構(gòu)處理器研發(fā)的OpenHarmony標(biāo)準(zhǔn)系統(tǒng)開(kāi)發(fā)平臺(tái)HH-SCDAYU800通過(guò)OpenHarmony 3.2.2
2023-12-14 17:33:50

玄鐵VirtualZone:基于RISC-V架構(gòu)的安全擴(kuò)展

以及S-Mode模式環(huán)境可以通過(guò)更高層的特權(quán)來(lái)管理。玄鐵C系列處理器安全拓展雖然RISC-V架構(gòu)的處理器具備物理內(nèi)存保護(hù)、多層權(quán)限模型、內(nèi)存管理單元等技術(shù)來(lái)支持可信執(zhí)行環(huán)境功能的實(shí)現(xiàn),但處理器仍然
2021-09-01 14:38:04

科普RISC-V生態(tài)架構(gòu)(認(rèn)識(shí)RISC-V)

IP核的SoC芯片累計(jì)出貨量已經(jīng)突破8億顆。CK902為32位低功耗,是全球首款支持物聯(lián)網(wǎng)安全RISC-V處理器。阿里平頭哥首顆芯片玄鐵910出爐,現(xiàn)場(chǎng)啟動(dòng)普惠芯片計(jì)劃(2.5GHZ, 最高16核
2020-08-02 11:50:33

計(jì)算機(jī)RISC-V內(nèi)容整理

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2019-07-29 07:57:16

設(shè)計(jì)一個(gè)risc-v芯片流程是什么?

我非常想了解如果想設(shè)計(jì)一個(gè)類似risc-v處理器,整個(gè)開(kāi)發(fā)流程是怎樣的?
2023-12-09 18:39:01

請(qǐng)問(wèn)risc-v處理器在什么場(chǎng)景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀?。?/a>

讀《玄鐵RISC-V處理器入門與實(shí)戰(zhàn)》

是由美國(guó)伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊(duì)提出的,當(dāng)時(shí)提出的初衷是為了計(jì)算機(jī)/電子類方向的學(xué)生做課程實(shí)踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書(shū)分享會(huì) | 玄鐵RISC-V處理器入門與實(shí)戰(zhàn)電子書(shū)免費(fèi)下載!

解和應(yīng)用所學(xué)知識(shí)。 本書(shū)適合電子工程、計(jì)算機(jī)科學(xué)和嵌入式系統(tǒng)等領(lǐng)域的專業(yè)人員和學(xué)生閱讀。它不僅提供了玄鐵處理器的詳細(xì)介紹,更重要的是幫助讀者了解如何設(shè)計(jì)和實(shí)現(xiàn)基于RISC-V架構(gòu)的處理器。通過(guò)閱讀本書(shū),讀者可以
2023-04-12 11:16:58

阿里平頭哥宣布開(kāi)源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會(huì)上,阿里云智能總裁張建鋒宣布,平頭哥開(kāi)源玄鐵RISC-V系列處理器,并開(kāi)放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開(kāi)源,將推動(dòng)RISC-V架構(gòu)走向成熟
2021-10-20 14:09:00

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來(lái)越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59

Codasip RISC-V Processor Solutions 1

ProcessorRISC-V
RISCV國(guó)際基金會(huì)發(fā)布于 2022-09-05 10:33:01

中天微發(fā)布全球首款RISC-V處理器

杭州中天微系統(tǒng)有限公司(阿里巴巴全資收購(gòu))宣布正式推出支持RISC-V第三代指令系統(tǒng)架構(gòu)處理器CK902,可靈活配置TEE引擎,支持物聯(lián)網(wǎng)安全功能。
2018-09-04 15:46:378515

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開(kāi)發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器?
2020-11-17 16:11:563167

IAR Systems和Codasip強(qiáng)強(qiáng)聯(lián)手實(shí)現(xiàn)基于RISC-V的低功耗應(yīng)用

IAR Systems專業(yè)的開(kāi)發(fā)工具IAR Embedded Workbench for RISC-V現(xiàn)已能夠支持Codasip的低功耗嵌入式處理器。
2021-12-02 13:46:591379

如何保護(hù)RISC-V上的嵌入式處理器

本文探討了物聯(lián)網(wǎng)設(shè)備的軟件和硬件安全性的同等重要性,并提供了可操作的步驟來(lái)保護(hù)RISC-V上的嵌入式處理器
2022-05-06 17:42:141545

RISC-V設(shè)計(jì)的基本安全協(xié)處理器PUFiot

  為了保護(hù) IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來(lái)強(qiáng)化信任根,并開(kāi)發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松集成到安全RISC-V 系統(tǒng)中。
2022-06-01 11:06:192843

Codasip RISC-V處理器增加Veridify安全算法 增強(qiáng)嵌入式系統(tǒng)的安全性

德國(guó)紐倫堡,2022年7月-- 可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)和處理器設(shè)計(jì)自動(dòng)化的領(lǐng)導(dǎo)者Codasip日前宣布,Veridify Security公司的抗量子安全工具現(xiàn)在可以通過(guò)安全啟動(dòng)
2022-07-06 16:06:07985

Codasip加入Intel Pathfinder for RISC-V設(shè)計(jì)支持計(jì)劃

德國(guó)慕尼黑 , 2022 年 8 月 31 日 – 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,將通過(guò) Intel ò Pathfinder
2022-09-02 15:36:02374

Codasip宣布新人事任命 滿足客戶對(duì)可定制RISC-V處理器的強(qiáng)勁需求

可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布:已任命胡征宇(Julian Hu)為該公司大中華區(qū)總經(jīng)理,以進(jìn)一步滿足區(qū)域內(nèi)客戶對(duì)可定制RISC-V處理器的強(qiáng)勁需求,并通過(guò)更完善的技術(shù)支持組織架構(gòu)來(lái)助力本地區(qū)客戶取得成功。
2022-10-20 09:43:49687

用于RISC-V設(shè)計(jì)的基本安全協(xié)處理器

安全指南仍在開(kāi)發(fā)中,但為RISC-V用戶提供有效的即插即用解決方案以增強(qiáng)SoC及其他產(chǎn)品的安全性至關(guān)重要。
2022-10-21 14:52:43480

基于CodasipRISC-V處理器IP的光線追蹤解決方案

SiliconArts光線追蹤解決方案將采用CodasipRISC-V處理器IP。Codasip Studio工具將支持客戶為其圖形應(yīng)用實(shí)現(xiàn)高度優(yōu)化。
2022-11-04 12:06:14471

Codasip收購(gòu)英國(guó)物聯(lián)網(wǎng)安全公司Cerberus賦能RISC-V安全性

Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V安全性能,而業(yè)界需要對(duì)RISC-V安全性足夠重視 ” 2022年11月,德國(guó)慕尼黑 - 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器
2022-11-12 09:15:31626

Codasip協(xié)作引領(lǐng)RISC-V的廣泛采用

在業(yè)界屢獲獎(jiǎng)項(xiàng)的Codasip L31是一個(gè)小型、高效的32位嵌入式RISC-V處理器核,針對(duì)低功耗的AI/ML應(yīng)用,如物聯(lián)網(wǎng)邊緣設(shè)備等。憑借3級(jí)流水線、32個(gè)通用寄存器以及對(duì)谷歌
2023-02-28 10:45:30390

Codasip的系列RISC-V處理器助力RISC-V生態(tài)建設(shè)

的客戶現(xiàn)在可以根據(jù)同一授權(quán)協(xié)議和合同去購(gòu)買一系列精選的SmartDV外設(shè)IP的授權(quán)。這一合作伙伴關(guān)系支持使用Codasip RISC-V處理器的芯片設(shè)計(jì)人員,通過(guò)使用已驗(yàn)證過(guò)兼容性和集成便捷性等特性
2023-07-03 16:13:04464

Codasip攜手西門子共同為定制處理器提供追蹤解決方案

RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?宣布:公司現(xiàn)在可為其定制RISC-V處理器內(nèi)核提供Tessent? Enhanced Trace Encoder增強(qiáng)型追蹤編碼器解決方案,該方案
2023-09-12 09:03:25407

Codasip推出全新高度可配置的RISC-V基準(zhǔn)處理器系列

RISC-V定制計(jì)算領(lǐng)域領(lǐng)導(dǎo)者 Codasip 今天宣布推出全新高度可配置的RISC-V基準(zhǔn)處理器系列,旨在實(shí)現(xiàn)無(wú)限創(chuàng)新。該"700家族系列"包括應(yīng)用和嵌入式處理器內(nèi)核。700
2023-10-18 10:03:55320

定制化物聯(lián)網(wǎng)/汽車芯片,Codasip RISC-V處理器IP與開(kāi)發(fā)工具的組合拳

移動(dòng)和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開(kāi)發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Codasip公司是RISC-V行業(yè)先鋒企業(yè),主要提供IP核和設(shè)計(jì)工具,從而形成整體解決方案支持客戶做定制化的處理器
2023-11-29 10:40:17956

已全部加載完成