完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > zynq
賽靈思公司(Xilinx)推出的行業(yè)第一個(gè)可擴(kuò)展處理平臺Zynq系列。旨在為視頻監(jiān)視、汽車駕駛員輔助以及工廠自動化等高端嵌入式應(yīng)用提供所需的處理與計(jì)算性能水平。
文章:412個(gè) 瀏覽:47084次 帖子:298個(gè)
ZYNQ是一個(gè)可擴(kuò)展平臺,就是有FPGA作為外設(shè)的A9雙核處理器,它的啟動流程與FPGA完全不同,而與傳統(tǒng)的ARM處理器類似,ZYNQ的啟動配置需要多個(gè)...
2020-12-05 標(biāo)簽:Zynq 5787 0
一步一步學(xué)ZedBoard Zynq(四):基于AXI Lite 總線的從設(shè)備IP設(shè)計(jì)
本小節(jié)通過使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶自定IP(Custom IP ),了解AXI Lite IP基...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第十四章HDMI輸出實(shí)驗(yàn)
由于開發(fā)板上只有DP可以顯示,但卻是PS端的,PL端沒有HDMI的接口,因此我們采用AN9134的HDMI擴(kuò)展模塊實(shí)現(xiàn)HDMI顯示。將24位RGB編碼輸...
創(chuàng)建一個(gè)ZYNQ的工程和配置的詳細(xì)步驟
新建工程 1. 打開vivado2017.4,在出現(xiàn)的對話框中選擇創(chuàng)建一個(gè)工程,如圖所示。這一步是為了創(chuàng)建一個(gè)ZYNQ的工程。 2. 點(diǎn)擊創(chuàng)建工程后,出...
2020-12-09 標(biāo)簽:Zynq 5588 0
如何設(shè)計(jì)高效PL和PS數(shù)據(jù)交互通路的AXI接口
AXI 協(xié)議主要描述了主設(shè)備和從設(shè)備之間的數(shù)據(jù)傳輸方式,主設(shè)備和從設(shè)備之間通過握手信號建立連接。當(dāng)從設(shè)備準(zhǔn)備好接收數(shù)據(jù)時(shí),會發(fā)出 READY 信號。
一種基于ZYNQ的Retinex實(shí)時(shí)圖像去霧方法
傳統(tǒng)Retinex算法中對圖像R、G、B 3個(gè)通道分別進(jìn)行處理,容易造成顏色失真,而且在硬件實(shí)現(xiàn)中計(jì)算量非常大,難以滿足系統(tǒng)的實(shí)時(shí)性要求。因此,本...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第十六章7寸液晶屏顯示實(shí)驗(yàn)
LCD屏顯示方式從屏幕左上角一點(diǎn)開始,從左向右逐點(diǎn)顯示,每顯示完一行,再回到屏幕的左邊下一行的起始位置,在這期間,需要對行進(jìn)行消隱,每行結(jié)束時(shí),用行同步...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十四章PS端SD卡讀寫
FatFs是一個(gè)通用的文件系統(tǒng)模塊,用于在小型嵌入式系統(tǒng)中實(shí)現(xiàn)FAT文件系統(tǒng)。FatFs的編寫遵循 ANSI C,因此不依賴于硬件平臺。它可以嵌入到便宜...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第十五章HDMI字符顯示實(shí)驗(yàn)
在HDMI輸出實(shí)驗(yàn)中講解了HDMI顯示原理和顯示方式,本實(shí)驗(yàn)介紹如何使用FPGA實(shí)現(xiàn)字符顯示,通過這個(gè)實(shí)驗(yàn)更加深入的了解HDMI的顯示方式。
基于VIVADO搭建ARM+FPGA系統(tǒng)架構(gòu)實(shí)現(xiàn)軟硬件聯(lián)合開發(fā)
上一期,我們重點(diǎn)學(xué)習(xí)了ZYNQ的PL開發(fā),本期我們側(cè)重于進(jìn)行PS開發(fā)的學(xué)習(xí)。我們將在 VIVADO 開發(fā)環(huán)境下搭建 ARM+FPGA 的系統(tǒng)架構(gòu),并在 ...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第八章FPGA片內(nèi)FIFO讀寫測試實(shí)驗(yàn)
FIFO: First in, First out代表先進(jìn)的數(shù)據(jù)先出,后進(jìn)的數(shù)據(jù)后出。Xilinx在VIVADO里為我們已經(jīng)提供了FIFO的IP核, 我...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十七章System Monitor
本章介紹system monitors的使用,用于監(jiān)測芯片的電壓、溫度值等,也可以通過PL端的ADC引腳作為外部信號的采集。PL端可以做17路ADC的采...
在實(shí)際開發(fā)中,我們會經(jīng)常使用到LCD屏,LCD屏的種類有很多種,對應(yīng)的使用方法也有所不同,但是,在ZYNQ 圖像傳輸開發(fā)中,思路大體類似,下面介紹在ZY...
基于Zynq SoC的視頻流處理系統(tǒng)的應(yīng)用
微型H.264核結(jié)合賽靈思Zynq SoC在小型快速的視頻流處理系統(tǒng)的應(yīng)用。ASSP架構(gòu)不靈活,而基于FPGA和微處理器組合的系統(tǒng)雖然尺寸大但較為靈活,...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第六章FPGA片內(nèi)RAM讀寫測試實(shí)驗(yàn)
RAM是FPGA中常用的基礎(chǔ)模塊,可廣泛用于緩存數(shù)據(jù)的情況,同樣它也是ROM,F(xiàn)IFO的基礎(chǔ)。本實(shí)驗(yàn)將為大家介紹如何使用FPGA內(nèi)部的RAM以及程序?qū)υ?..
【ZYNQ Ultrascale+ MPSOC FPGA教程】第十三章RS485實(shí)驗(yàn)
RS485與RS422類似,也是采用差分信號傳輸,但RS485是半雙工傳輸,也就是說,同一時(shí)刻只能有一個(gè)方向的數(shù)據(jù)傳輸。而且接口也比RS422少,只有差...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |