電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>制造/封裝>工藝綜述>Cadence 與 SMIC 聯(lián)合發(fā)布低功耗 28納米數(shù)字設(shè)計參考流程

Cadence 與 SMIC 聯(lián)合發(fā)布低功耗 28納米數(shù)字設(shè)計參考流程

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

Cadence首個DDR4 Design IP解決方案在28納米級芯片上得到驗證

Cadence宣布業(yè)內(nèi)首個DDR4 Design IP解決方案在28納米級芯片上得到驗證
2012-09-10 09:53:241403

28納米為基礎(chǔ),賽靈思(Xilinx)20納米繼續(xù)超越

賽靈思的20納米產(chǎn)品以備受市場肯定的28納米制程突破性技術(shù)為基礎(chǔ),提供超越一個技術(shù)世代的系統(tǒng)效能、功耗和可編程系統(tǒng)整合度,繼續(xù)超越下一代!
2012-12-03 09:48:01876

Cadence Incisive Enterprise Simulator將低功耗驗證效率提升30%

全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS),近日推出新版本Incisive Enterprise Simulator,該版本將復雜SoC的低功耗驗證效率提高了30
2013-05-14 10:31:401832

Cadence設(shè)計工具通過臺積電16nm FinFET制程認證

Cadence系統(tǒng)芯片開發(fā)工具已經(jīng)通過臺積電(TSMC) 16納米 FinFET制程的設(shè)計參考手冊第0.1版與 SPICE 模型工具認證,客戶現(xiàn)在可以享用Cadence益華電腦流程為先進制程所提供的速度、功耗與面積優(yōu)勢。
2013-06-06 09:26:451236

艾邁斯歐司朗與創(chuàng)邁思聯(lián)合發(fā)布演示方案,實現(xiàn)OLED屏下超高安全級別人臉認證

艾邁斯歐司朗與創(chuàng)邁思聯(lián)合發(fā)布演示方案,實現(xiàn)OLED屏下超高安全級別人臉認證 ? ?????? 發(fā)布完整的智能手機集成解決方案聯(lián)合演示,包括OLED屏下方案; ?????? 解決方案包括結(jié)合了隱蔽
2022-06-28 11:46:04797

Cadence功耗分析步驟

Cadence功耗分析首先需生成power grid library
2023-09-06 09:47:50859

中芯國際推出低功耗高端工藝節(jié)點IC設(shè)計參考流程

全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)今天宣布,全球領(lǐng)先的晶圓廠之一中國中芯國際[0.40 2.56%]集成電路制造有限公司(SMIC)推出一款采用Cadence Encounter數(shù)字技術(shù)和SMIC
2012-04-11 09:44:30825

Cadence Allegro平臺先進的約束驅(qū)動PCB流程和布線能力

  Cadence設(shè)計系統(tǒng)公司發(fā)布Cadence Allegro系統(tǒng)互連設(shè)計平臺針對印刷電路板(PCB)設(shè)計進行的全新產(chǎn)品和技術(shù)增強。改進后的平臺為約束驅(qū)動設(shè)計提供了重要的新功能,向IC、封裝和板
2018-11-23 17:02:55

Cadence發(fā)布推動SiP IC設(shè)計主流化的EDA產(chǎn)品

?!?  Cadence推出的RFSiP套件為無線通信應用的RFSiPs設(shè)計提供了自動化和加速設(shè)計流程的最新產(chǎn)品和技術(shù)。它同時提供了基于802.11b/g無線局域網(wǎng)設(shè)計的成熟的SiP實施方法,能夠低風險地實現(xiàn)
2008-06-27 10:24:12

Cadence仿真流程

Cadence仿真流程Cadence仿真流程[/hide][此貼子已經(jīng)被作者于2009-8-16 13:47:51編輯過]
2009-08-16 13:47:03

低功耗DFM和高速接口

授權(quán)使用正確的低功耗分析和最優(yōu)化引擎,這些功能要求集成在整個設(shè)計流程中。此外,在65納米芯片設(shè)計中,約有50%的設(shè)計工作是混合信號設(shè)計。傳統(tǒng)的模擬設(shè)計流程數(shù)字工作處于完全隔離的狀態(tài),如何把模擬和數(shù)字
2019-05-20 05:00:10

低功耗WiFi模塊和低功耗藍牙模塊哪個好

數(shù)據(jù)透傳是選擇低功耗WiFi模塊還是低功耗藍牙模塊好?
2021-01-04 06:55:35

低功耗藍牙選型有什么技巧?

物聯(lián)網(wǎng)的興起帶動越來越多的公司選用無線互聯(lián)產(chǎn)品,在無線互聯(lián)中低功耗藍牙(BLE)是不可缺少的用來支持相互連接的產(chǎn)品之一,因為低功耗藍牙無需網(wǎng)關(guān)就可以直接與智能終端通信,有比較好的人機交互體驗,特別是藍牙MESH發(fā)布,可以讓更多結(jié)點在同一個網(wǎng)絡互通。 許多工程師不清楚如何選型;有什么技巧嗎?
2021-03-06 08:22:49

數(shù)字語音解碼器的低功耗設(shè)計方案

本帖最后由 eehome 于 2013-1-5 10:02 編輯 數(shù)字語音解碼器的低功耗設(shè)計方案
2012-08-20 12:50:40

AD,低功耗

程序使用定時喚醒采樣方式,每隔一段時間喚醒,進行AD采樣。問題在于,如果不使用內(nèi)部2.5V基準電壓,進入低功耗時候,電流在20uA左右;使用內(nèi)部2.5V基準電壓,進入低功耗前關(guān)閉(ADC12CTL0
2018-06-21 14:54:10

Nordic發(fā)布了nRF8002低功耗藍牙單芯片解決方案

` Nordic發(fā)布了nRF8002低功耗藍牙單芯片解決方案,成本更低,功耗更低,更簡單應用于無線藍牙智能標簽和配件(如手鏈,墜子,鑰匙扣,小玩具和臂章等)。 要配置μBlue? nRF8002
2012-03-26 14:20:38

PIC低功耗提示和技巧是怎么回事

Port Pins,它說“有時在數(shù)字輸入時將數(shù)字輸入配置為模擬輸入是適當?shù)暮涂赡艿谋仨氝M入低功耗狀態(tài)?!拔也惶斫膺@一點,關(guān)于數(shù)字輸入必須如何進入低功耗狀態(tài)。”請你闡述一下這一點好嗎?如果有一些例子的話會很有幫助的。謝謝!
2020-04-30 09:25:33

五部委聯(lián)合發(fā)布“虛擬貨幣”“區(qū)塊鏈”風險提示

,通過發(fā)行所謂的“虛擬資產(chǎn)”、“數(shù)字資產(chǎn)”、“虛擬貨幣”等方式吸收資金,已經(jīng)侵害到公眾的合法權(quán)益了。五部委聯(lián)合發(fā)布風險提示,讓無數(shù)人拍手叫好!有網(wǎng)友甚至吐出心聲:確實該整頓了,這些打著“給大眾迅速賺大錢
2018-08-29 13:36:47

介紹數(shù)字IC低功耗設(shè)計方法

今天更新一篇數(shù)字IC低功耗設(shè)計方法總結(jié),內(nèi)容參考的是郭煒老師的書:《SoC設(shè)計方法與實現(xiàn)(第3版)》,希望能給大家?guī)韼椭鷡
2021-07-29 06:38:58

基于微捷碼的超低功耗FPGA優(yōu)化

芯片設(shè)計解決方案供應公司微捷碼(Magma)設(shè)計自動化有限公司近日宣布,已和專為消費性應用提供超低功耗65納米FPGA(現(xiàn)場可編程門陣列)技術(shù)的先驅(qū)者SiliconBlue科技公司正式簽定技術(shù)合作
2019-07-26 07:29:40

大佬都在看的MCU低功耗處理流程

現(xiàn)在電子產(chǎn)品一般都有要求低功耗,不同的MCU,進入低功耗的處理流程可能不一樣,但是大致的流程還是一樣?,F(xiàn)對MCU進入低功耗的處理流程大致如下:(1)關(guān)閉MCU之外的外設(shè)電源,例如:RS485、CAN
2021-11-01 08:10:03

如何利用賽靈思28納米工藝加速平臺開發(fā)?

一半,而性能提高兩倍。通過選擇一個高性能低功耗的工藝技術(shù),一個覆蓋所有產(chǎn)品系列的、統(tǒng)一的、可擴展的架構(gòu),以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價值, 為客戶提供具備 ASIC 級功能
2019-08-09 07:27:00

如何實現(xiàn)數(shù)字IC低功耗的設(shè)計?

為什么需要低功耗設(shè)計?如何實現(xiàn)數(shù)字IC低功耗的設(shè)計?
2021-11-01 06:37:46

開放原子開源基金會聯(lián)合發(fā)起“openDACS開源電路與系統(tǒng)設(shè)計自動化”開源項目

單位。中科院計算技術(shù)研究所:負責設(shè)計驗證及測試綜合 SIG,與中科鑒芯(北京)科技有限責任公司聯(lián)合發(fā)布故障仿真器 v1.0;中科院微電子研究所:負責器件模型與參數(shù)提取 SIG、工藝模型及 PDK SIG
2022-06-24 15:17:14

搜狗與新華社聯(lián)合發(fā)布全球首個站立式AI合成主播

  2月19日,在新華社新媒體中心與搜狗公司戰(zhàn)略合作簽約儀式上,搜狗公司與新華社新媒體中心聯(lián)合發(fā)布了全球首個站立式AI合成主播,新的AI合成主播將從過去的“坐著播新聞”升級成結(jié)合肢體動作的“站立
2019-02-25 09:28:26

采用低功耗28nm降低系統(tǒng)總成本

本資料是關(guān)于如何采用低功耗28nm降低系統(tǒng)總成本
2012-07-31 21:25:06

Cadence仿真流程

Cadence 仿真流程:第一章 在Allegro 中準備好進行SI 仿真的PCB 板圖1)在Cadence 中進行SI 分析可以通過幾種方
2008-07-12 08:56:050

低功耗數(shù)字VLSI設(shè)計:概覽

低功耗數(shù)字VLSI設(shè)計:概覽:
2009-07-25 16:44:420

cadence 視頻教程 (第28課)

cadence 視頻教程 (第28課):adence SPB 15.7 視頻教程,手把手教你學習cadence軟件使用方法。本套視頻教程是于博士信號完整性研究網(wǎng)于爭博士主講。從一個工程師的角度出發(fā)講解軟件的操
2009-09-16 19:02:120

Cadence與Tensilica聯(lián)手共創(chuàng)多媒體低功耗設(shè)計方

Tensilica 日前宣布與Cadence 合作,根據(jù)Tensilica 的330HiFi 音頻處理器和388VDO 視頻引擎,為其多媒體子系統(tǒng)建立一個通用功耗格式(CPF)的低功耗參考設(shè)計流程Cadence 和Tensilica公司的工
2009-12-04 13:54:3932

安富利與賽普拉斯聯(lián)合發(fā)布Spartan-3A FPGA評估套

安富利與賽普拉斯聯(lián)合發(fā)布Spartan-3A FPGA評估套件升級版 安富利公司旗下之安富利電子元件部 (Avnet Electronics Marketing) 美洲業(yè)務區(qū)與賽普拉斯半導體公
2008-09-25 07:55:47687

Cadence生物指紋安全解決方案為UPEK整合芯片設(shè)計流程

    2009年3月4日,Cadence設(shè)計系統(tǒng)公司今天宣布生物指紋安全解決方案領(lǐng)先廠商UPEK®, Inc.已經(jīng)整合其設(shè)計流程,并選擇Cadence®作為其全芯片數(shù)字、模擬與混合信號設(shè)計的
2009-03-05 12:14:18519

低功耗數(shù)字電壓表

低功耗數(shù)字電壓表
2009-04-10 10:15:58585

#硬聲創(chuàng)作季 摩擦納米發(fā)電機自驅(qū)動應用實驗,帶動低功耗秒表毫無壓力

功耗發(fā)電機納米壓力DIY低功耗秒表
Mr_haohao發(fā)布于 2022-10-14 22:33:51

中芯國際采用Cadence DFM解決方案用于65和45納米

中芯國際采用Cadence DFM解決方案用于65和45納米 IP/庫開發(fā)和全芯片生產(chǎn) Cadence 模型化的 Litho Physical 和 Litho Electrical
2009-10-19 17:48:11461

中芯國際(SMIC)和Cadence 共同推出用于65納米

中芯國際(SMIC)和Cadence 共同推出用于65納米低功耗解決方案Reference Flow 4.0 完全集成的能效型流程令快速、輕松地設(shè)計低功耗尖端器件成為可能
2009-10-31 07:48:011228

中芯國際(SMIC)和Cadence共同推出用于65納米的低

中芯國際(SMIC)和Cadence共同推出用于65納米低功耗解決方案Reference Flow 4.0 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司今天宣布推出一款全面的低功耗設(shè)計流程,面向
2009-11-04 17:05:17589

SIG發(fā)布新版低功耗藍牙規(guī)范

SIG發(fā)布新版低功耗藍牙規(guī)范 藍牙技術(shù)聯(lián)盟(Bluetooth Special Interest Group,SIG)日前推出采用低功耗版本藍牙核心規(guī)范4.0版本的升級版藍牙低功耗無線技術(shù),將為具備低成本、
2009-12-30 08:52:371153

臺積電與聯(lián)電大客戶賽靈思合作28納米產(chǎn)品

臺積電與聯(lián)電大客戶賽靈思合作28納米產(chǎn)品 外電引用分析師資訊指出,聯(lián)電大客戶賽靈思(Xilinx)3月可能宣布與臺積電展開28納米制程合作;臺積電28納米已確定取得富
2010-01-19 15:59:551058

統(tǒng)一工藝和架構(gòu),賽靈思28納米FPGA成就高性能和低功耗的完

統(tǒng)一工藝和架構(gòu),賽靈思28納米FPGA成就高性能和低功耗的完美融合 賽靈思公司(Xilinx)近日宣布,為推進可編程勢在必行之必然趨勢,正對系統(tǒng)工程師在全球發(fā)布賽靈思
2010-03-02 08:48:51576

根據(jù)貫穿整個IC實現(xiàn)流程的集成化低功耗設(shè)計技術(shù)策略

根據(jù)貫穿整個IC實現(xiàn)流程的集成化低功耗設(shè)計技術(shù)策略 降低功耗是現(xiàn)代芯片設(shè)計最具挑戰(zhàn)性需求之一。采用單點工具流程時,往往只有到了設(shè)計流程后期階段才會去考慮降
2010-04-21 10:54:28651

微捷碼32/28納米低功耗工藝層次化參考流程

微捷碼(Magma®)設(shè)計自動化有限公司日前宣布,一款經(jīng)過驗證的支持Common Platform™聯(lián)盟32/28納米低功耗工藝技術(shù)的層次化RTL-to-GDSII參考流程正式面市。
2011-01-26 09:44:09894

一種低功耗系統(tǒng)芯片的實現(xiàn)流程

本文基于IEEEl801標準Uni-fied Power Format(UPF),采用Synopsys和Mentor Graphics的EDA工具實現(xiàn)了包括可測性設(shè)計在內(nèi)的“從RTL到GDSII”的完整低功耗流程設(shè)計。本論文第1部分描述了低功耗技術(shù)和術(shù)語
2011-03-11 11:33:551621

Cadence推出28納米的可靠數(shù)字端到端流程

即將上市的這種新流程支持Cadence的硅實現(xiàn)方法,專注于獨一無二且普遍深入的設(shè)計意圖、提取與從RTL到GDSII,然后到封裝。硅實現(xiàn)是EDA360構(gòu)想的一個關(guān)鍵組成部分。
2011-06-28 09:44:23455

三星使用Cadence統(tǒng)一數(shù)字流程實現(xiàn)20nm芯片流片

三星電子有限公司使用Cadence統(tǒng)一數(shù)字流程,從RTL到GDSII,成功實現(xiàn)了20納米測試芯片的流片
2011-07-27 08:47:49967

Giantec采用Cadence技術(shù)統(tǒng)一數(shù)字流程生產(chǎn)其混合信號芯片

全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS),宣布Giantec Semiconductor Corp.已采用Cadence? Virtuoso?統(tǒng)一定制/模擬(IC6.1)以及Encounter?統(tǒng)一數(shù)字流程生產(chǎn)其混合信號芯片。
2011-09-27 11:06:261483

降低賽靈思28nm 7系列FPGA的功耗

本白皮書介紹了有關(guān)賽靈思 28 nm 7 系列 FPGA 功耗的幾個方面,其中包括臺積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗28nm HPL 或 28 HPL)工藝的選擇。 本白皮書還介紹了 28 HPL 工藝提供
2012-03-07 14:43:4441

Cadence助力Denso大幅提升IC設(shè)計效率

Cadence 設(shè)計系統(tǒng)公司日前宣布,汽車零部件生產(chǎn)商Denso公司在改用了Cadence定制/模擬與數(shù)字流程之后,在低功耗混合信號IC設(shè)計方面實現(xiàn)了質(zhì)量與效率的大幅提升。將Cadence Encounter RTL-to-G
2012-09-04 09:31:59811

Cadence采用FinFET技術(shù)流片14納米芯片

該14納米產(chǎn)品體系與芯片是ARM、Cadence與IBM之間在14納米及以上高級工藝節(jié)點上開發(fā)系統(tǒng)級芯片(SoC)多年努力的重要里程碑。使用FinFET技術(shù)以14納米標準設(shè)計的SoC能夠大幅降低功耗。 這
2012-11-16 14:35:551270

借力Cadence,Avago 28nm網(wǎng)絡芯片設(shè)計性能提升57%

Cadence設(shè)計系統(tǒng)公司日前宣布Avago Technologies在大型28納米網(wǎng)絡芯片設(shè)計中使用其EDI系統(tǒng),大幅度加快設(shè)計進度,提高了工程效率。Avago實現(xiàn)1GHz的性能,比之前所用軟件設(shè)計的芯片提高57%。
2013-02-04 09:17:001150

聯(lián)華電子28nm節(jié)點采用Cadence物理和電學制造性設(shè)計簽收解決方案

全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ:CDNS)今天宣布,歷經(jīng)廣泛的基準測試后,半導體制造商聯(lián)華電子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence? “設(shè)計內(nèi)”和“簽收”可制造性設(shè)計(DFM)流程28納米設(shè)計進行物理簽收和電學變量優(yōu)化。
2013-07-18 12:02:09905

聯(lián)華電子與SuVolta宣布聯(lián)合開發(fā)28納米低功耗工藝技術(shù)

日前,聯(lián)華電子與SuVolta公司宣布聯(lián)合開發(fā)28納米工藝技術(shù),該工藝將SuVolta的SuVolta的Deeply Depleted Channel晶體管技術(shù)集成到聯(lián)華電子的28納米High-K/Metal Gate高效能移動工藝。
2013-07-25 10:10:521049

華力微電子與Cadence共同宣布交付55納米平臺的參考設(shè)計流程

全球電子創(chuàng)新設(shè)計Cadence公司與上海華力微電子,15日共同宣布了華力微電子基于Cadence Encounter數(shù)字技術(shù)交付55納米平臺的參考設(shè)計流程。華力微電子首次在其已建立55納米工藝上實現(xiàn)了從RTL到GDSII的完整流程。
2013-08-16 11:08:111383

華力微電子基于Cadence Encounter開發(fā)55納米平臺的參考設(shè)計流程

全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ:CDNS)與上海華力微電子有限公司,今天共同宣布華力微電子基于Cadence ? Encounter? 數(shù)字技術(shù)交付出55納米平臺的參考設(shè)計流程。
2013-08-16 12:02:401445

中芯國際采用Cadence數(shù)字流程 提升40納米芯片設(shè)計能力

中芯國際新款40納米 Reference Flow5.1結(jié)合了最先進的Cadence CCOpt和GigaOpt工藝以及Tempus 時序簽收解決方案, 新款RTL-to-GDSII數(shù)字流程支持Cadence的分層低功耗流程和最新版本的通用功率格式(CPF).
2013-09-05 10:45:031839

中芯國際采用Cadence數(shù)字流程 新增高級功能,以節(jié)省面積、降低功耗和提高性能

? 數(shù)字工具流程,應用于其新款SMIC Reference Flow 5.1,一款為低功耗設(shè)計的完整的RTL-GDSII 數(shù)字流程Cadence流程結(jié)合了先進功能,以幫助客戶為40納米芯片設(shè)計提高功率、性能和面積。
2013-09-05 16:50:41748

Cadence混合信號低功耗設(shè)計流程 幫助Silicon Labs將新MCU功耗縮減一半

9月24日——全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)今天宣布,Silicon Labs采用完整的Cadence? 混合信號低功耗設(shè)計流程,使其最新款節(jié)能型
2013-09-25 09:59:51913

Cadence IP組合和工具支持臺積電新的超低功耗平臺

美國加州圣何塞,2014年9月30日 ─ 全球知名的電子設(shè)計創(chuàng)新領(lǐng)導者Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)今日宣布其豐富的IP組合與數(shù)字和定制/模擬設(shè)計工具可支持臺積電全新的超低功耗(ULP)技術(shù)平臺。
2014-10-08 19:24:35906

Cadence 仿真流程

詳細介紹Cadence的仿真流程 有需要的朋友下來看看
2015-12-08 14:49:110

Cadence工具獲臺積電7納米早期設(shè)計及10納米芯片生產(chǎn)認證

2016年3月22日,中國上海——楷登電子(美國 Cadence 公司,NASDAQ: CDNS)今日宣布,用于10納米 FinFET工藝的數(shù)字、定制/模擬和簽核工具通過臺積電(TSMC)V1.0設(shè)計參考手冊(DRM)及SPICE認證。
2016-03-22 13:54:541026

攜手泰國Cybo開聯(lián)合發(fā)布會 YunOS正式進軍海外

繼廣州車展正式宣布YunOS for Car品牌升級為YunOS Auto后,此次泰國發(fā)布會上,YunOS TV也正式升級亮相。12月8日,YunOS攜手Cybo在泰國曼谷召開聯(lián)合發(fā)布會。此次與Cybo的合作,意味著YunOS正式進軍海外。
2016-12-09 09:37:11845

基于CCopt引擎的SMIC40nm低功耗工藝CortexA9的時鐘樹實現(xiàn)

基于CCopt引擎的SMIC40nm低功耗工藝CortexA9的時鐘樹實現(xiàn),該文基于 SMIC 40nm 低功耗工藝的 ARM Cortex A9 物理設(shè)計的實際情況,詳細闡述了如何使用 cadence 最新的時鐘同步優(yōu)化技術(shù),又稱為 CCopt 技術(shù)來實現(xiàn)統(tǒng)一的時鐘樹綜合和物理優(yōu)化。
2017-09-28 09:08:517

臺積電tsmc低功耗技術(shù)大進展,極低功耗半導體是電子的關(guān)鍵

臺積電業(yè)務開發(fā)副總經(jīng)理金平中指出,臺積電的超低功耗平臺包括55納米低功耗技術(shù)、40納米低功耗技術(shù)、22納米低功耗/超低漏電技術(shù)等,都已經(jīng)被各種穿戴式產(chǎn)品和物聯(lián)網(wǎng)應用采用,同時,臺積電也把超低功耗
2017-12-11 15:03:291409

浪潮與科大訊飛聯(lián)合發(fā)布AI Booster_AI計算加速比提升18%

浪潮與科大訊飛IPF2018聯(lián)合發(fā)布超強AI系統(tǒng)AI Booster 4月26日,在2018浪潮云數(shù)據(jù)中心合作伙伴大會(IPF2018)上,浪潮與科大訊飛聯(lián)合發(fā)布了面向于語音識別、翻譯等AI
2018-05-06 05:03:004967

華潤攜手銳成推出低功耗物聯(lián)網(wǎng)完整解決方案

雙方聯(lián)合推出基于華潤上華110納米嵌入式閃存技術(shù)平臺的低功耗物聯(lián)網(wǎng)完整解決方案。
2018-08-15 08:52:503822

關(guān)于EDA工具整合低功耗設(shè)計、驗證和提高生產(chǎn)力的設(shè)計

Cadence Low-Power Solution是用于低功耗芯片的邏輯設(shè)計、驗證和實現(xiàn)的完全集成的、標準化的流程,將領(lǐng)先的設(shè)計、驗證和實現(xiàn)技術(shù)與Si2Common Power Format
2018-11-13 11:30:031357

華力28納米低功耗工藝平臺芯片進入量產(chǎn)階段

近日,華虹集團旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計領(lǐng)導廠商---聯(lián)發(fā)科技股份有限公司(以下簡稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2018-12-12 15:15:012029

基于上海華力28納米低功耗工藝平臺處理芯片成功量產(chǎn)

12月11日,華虹集團旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計領(lǐng)導廠商---聯(lián)發(fā)科技股份有限公司(以下簡稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2018-12-14 15:47:303159

上海華力28納米低功耗工藝進入量產(chǎn)

華虹集團旗下中國領(lǐng)先的12英寸晶圓代工企業(yè)上海華力與全球IC設(shè)計領(lǐng)導廠商---聯(lián)發(fā)科技股份有限公司(以下簡稱“聯(lián)發(fā)科技”)共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一---基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2019-01-01 15:13:003780

基于上海華力28納米低功耗工藝平臺的芯片進入量產(chǎn)

華虹集團旗下上海華力與聯(lián)發(fā)科技股份有限公司共同宣布,在兩家公司的互相信任及持續(xù)努力下,近日雙方合作成果之一——基于上海華力28納米低功耗工藝平臺的一顆無線通訊數(shù)據(jù)處理芯片成功進入量產(chǎn)階段。
2019-01-07 14:15:453224

三大運營商聯(lián)合發(fā)布5G白盒硬件參考設(shè)計

中國移動、中國電信、中國聯(lián)通三家運營商聯(lián)合發(fā)布了《開放參考設(shè)計理念、進展及未來演進策略》白皮書
2019-06-27 17:14:113991

Cadence 數(shù)字流程解決方案通過三星5LPE工藝認證

采用極紫外(EUV)光刻技術(shù)的Cadence 數(shù)字流程解決方案已通過Samsung Foundry 5nm早期低功耗版(5LPE)工藝認證。
2019-07-11 16:36:473436

華為和中安星云聯(lián)合發(fā)布大數(shù)據(jù)安全解決方案

在HUAWEI CONNECT2019期間,華為與北京中安星云軟件技術(shù)有限公司(以下簡稱“中安星云”)聯(lián)合發(fā)布了融慧智簡大數(shù)據(jù)安全解決方案,依托協(xié)議解析和大數(shù)據(jù)技術(shù)為用戶提供動態(tài)可視的安全防護能力。
2019-10-12 17:09:47567

優(yōu)海信息與藍卓聯(lián)合發(fā)布基于supOS的數(shù)字工廠APP

和知名服務商、企業(yè)代表共聚一堂,共同探討“未來智造發(fā)展的新模式、新平臺、新生態(tài)”和企業(yè)數(shù)字化轉(zhuǎn)型實踐。 在現(xiàn)場和直播平臺數(shù)萬觀眾的見證下,會長單位杭州優(yōu)海信息系統(tǒng)有限公司與浙江藍卓工業(yè)互聯(lián)網(wǎng)信息技術(shù)有限公司聯(lián)合發(fā)布了基于supOS的
2021-01-14 13:49:011533

宏電攜手廣和通聯(lián)合發(fā)布5G DTU

世界移動通信大會(MWC展)在上海盛大開幕。大會同期,廣和通聯(lián)合宏電在內(nèi)的眾多生態(tài)合作伙伴,隆重啟動“5G智造營·生態(tài)原力發(fā)布會”,發(fā)布會上, 宏電攜手廣和通聯(lián)合發(fā)布搭載廣和通5G模組FM650
2021-03-10 14:11:101052

中俄聯(lián)合發(fā)布國際月球科研站路線圖

就在普京與拜登舉行會晤之際中俄聯(lián)合發(fā)布國際月球科研站路線圖;而且今天是神舟載人飛船發(fā)射成功的大好日子,我國空間站的建設(shè)加速推進正大邁步的走向世界前列。 中俄聯(lián)合發(fā)布國際月球科研站路線圖的時間是在全球
2021-06-17 12:04:4011394

e絡盟攜手英飛凌發(fā)起低功耗物聯(lián)網(wǎng)設(shè)計挑戰(zhàn)賽

安富利旗下全球電子元器件產(chǎn)品與解決方案分銷商e絡盟通過其在線互動社區(qū)與英飛凌聯(lián)合發(fā)低功耗物聯(lián)網(wǎng)設(shè)計挑戰(zhàn)賽。
2021-07-19 14:54:531582

MCU--低功耗處理流程

現(xiàn)在電子產(chǎn)品一般都有要求低功耗,不同的MCU,進入低功耗的處理流程可能不一樣,但是大致的流程還是一樣?,F(xiàn)對MCU進入低功耗的處理流程大致如下:(1)關(guān)閉MCU之外的外設(shè)電源,例如:RS485、CAN
2021-10-25 11:36:0218

展銳、螞蟻鏈、廣和通聯(lián)合發(fā)布可信上鏈模組

展銳賦能螞蟻鏈和廣和通聯(lián)合發(fā)布螞蟻鏈首批無線通信可信上鏈模組。
2021-11-19 20:29:521278

施耐德攜手伙伴聯(lián)合發(fā)布研究報告 Airtel部署Oracle融合云應用程序

近日,全球能源管理和自動化領(lǐng)域的數(shù)字化轉(zhuǎn)型專家施耐德電氣攜手CNBC Catalyst,聯(lián)合發(fā)布了名為《開啟可持續(xù)未來:數(shù)字解決方案成為可持續(xù)轉(zhuǎn)型關(guān)鍵》的報告(以下簡稱報告)。
2022-03-21 17:09:081394

Cadence數(shù)字和定制 / 模擬設(shè)計流程獲得N4P工藝認證

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其數(shù)字和定制 / 模擬設(shè)計流程已獲得 TSMC N3E 和 N4P 工藝認證,支持最新的設(shè)計規(guī)則手冊(DRM)。
2022-06-17 17:33:054800

軟通動力聯(lián)合發(fā)起中國首個基于數(shù)字賦能的B2B企業(yè)節(jié)

8月28日,由華為云、軟通動力信息技術(shù)(集團)股份有限公司(下稱“軟通動力”)等多家合作伙伴聯(lián)合發(fā)起的首屆828 B2B企業(yè)節(jié)正式啟動。作為此次盛事的聯(lián)合發(fā)起方,軟通動力出席啟動儀式并將全程參與
2022-08-30 11:25:47747

華為與伙伴聯(lián)合發(fā)布AICE賦能行業(yè)解決方案

會上,云天勵飛與華為聯(lián)合發(fā)布基于昇騰AI的“AICE賦能行業(yè)解決方案”,以AI賦能城市千行百業(yè),共筑產(chǎn)業(yè)生態(tài),共創(chuàng)數(shù)智未來。
2022-09-05 11:03:41647

低功耗數(shù)字溫度計參考設(shè)計

電子發(fā)燒友網(wǎng)站提供《低功耗數(shù)字溫度計參考設(shè)計.zip》資料免費下載
2022-09-06 10:44:372

Cadence數(shù)字和定制/模擬設(shè)計流程獲得TSMC最新N3E和N2工藝技術(shù)認證

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 數(shù)字和定制/模擬設(shè)計流程已通過 TSMC N3E 和 N2 先進工藝的設(shè)計規(guī)則手冊(DRM)認證。兩家公司還發(fā)布
2023-05-09 10:09:23708

新聞 | 華為與信通院、羅蘭貝格聯(lián)合發(fā)布《工業(yè)數(shù)字化/智能化2030白皮書》

研究院黨委書記、副院長宋靈恩,羅蘭貝格全球合伙人兼大中華區(qū)副總裁李冰聯(lián)合發(fā)布《工業(yè)數(shù)字化/智能化2030白皮書》。 白皮書憧憬了“IMAGINE”的未來工業(yè),分析了十六大工業(yè)行業(yè)的數(shù)字化進展和二十個共性的高價值工業(yè)數(shù)字化場景,洞悉了工業(yè)裝
2023-06-01 03:10:02363

中芯國際停止擴大28納米半導體生產(chǎn)的決定

中芯國際是中國大陸最大的半導體制造企業(yè)之一,主要業(yè)務是為其他半導體公司生產(chǎn)晶片。暫時中斷28納米芯片的生產(chǎn)擴大,將致力于提高12納米節(jié)點的生產(chǎn)能力。smic的決定是出于經(jīng)濟上的原因。
2023-06-01 10:50:211485

Cadence 數(shù)字和定制/模擬設(shè)計流程獲得 Samsung Foundry SF2 和 SF3 工藝技術(shù)認證

已經(jīng)過 SF2 和 SF3 流程認證 ●? Cadence 數(shù)字流程針對先進節(jié)點實現(xiàn)了最佳 PPA 結(jié)果 ● Cadence 定制/模擬工具,包括基于 AI 的 Virtuoso Studio
2023-07-05 10:10:01322

Cadence數(shù)字和定制/模擬流程通過Samsung Foundry的SF2、SF3工藝技術(shù)認證

已經(jīng)過 SF2 和 SF3 流程認證 ●?Cadence 數(shù)字流程針對先進節(jié)點實現(xiàn)了最佳 PPA 結(jié)果 ●Cadence 定制/模擬工具,包括基于 AI 的 Virtuoso Studio,已針對
2023-07-05 10:12:14381

Cadence 數(shù)字、定制/模擬設(shè)計流程通過認證,Design IP 現(xiàn)已支持 Intel 16 FinFET 制程

Cadence 流程,以十足把握交付各類 HPC 及消費電子應用 中國上海,2023 年 7 月 14 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布其數(shù)字和定制/模擬
2023-07-14 12:50:02381

軟通動力與華為聯(lián)合發(fā)布數(shù)字資源賦能中心”,助力資源高效運管

9月20日-22日,以“加速行業(yè)智能化”為主題的華為全聯(lián)接大會2023在上海召開。作為本屆大會唯一最高級別(鉆石級)的合作伙伴,軟通動力受邀參會,并出席行業(yè)輔助運營聯(lián)合發(fā)布儀式, 與華為及伙伴聯(lián)合發(fā)布
2023-09-24 21:55:01650

Cadence 數(shù)字和定制/模擬設(shè)計流程獲 TSMC 最新 N2 工藝認證

內(nèi)容提要 Cadence 數(shù)字流程涵蓋關(guān)鍵的新技術(shù),包括一款高精度且支持大規(guī)模擴展的寄生參數(shù) 3D 場求解器 Cadence Cerebrus 由 AI 驅(qū)動,支持 N2 制程,可大幅提高客戶
2023-10-10 16:05:04270

Imagination在OnCloud平臺上使用AI驅(qū)動的Cadence Cerebrus優(yōu)化PPA結(jié)果,加快低功耗GPU的交付

內(nèi)容提要 1 通過利用 Cadence AI 驅(qū)動云端數(shù)字流程,Imagination 成功將其最新 5nm 節(jié)點的漏電功耗降低 20%,將總功耗降低 6%,同時改善了面積和性能
2023-10-18 15:50:01160

Imagination在OnCloud平臺上使用AI驅(qū)動的Cadence Cerebrus優(yōu)化PPA結(jié)果

“基于人工智能的cadence cerebrus和更廣泛的cadence數(shù)字進程是為復雜的下一代設(shè)計而設(shè)計的,例如5納米低功耗gpu的imagination?!?/div>
2023-10-20 10:04:07261

清華、阿里安全、Real_AI聯(lián)合發(fā)布最新AI安全評估平臺.zip

清華、阿里安全、Real_AI聯(lián)合發(fā)布最新AI安全評估平臺
2023-01-13 09:07:311

Cadence數(shù)字和定制/模擬流程通過Intel 18A工藝技術(shù)認證

Cadence近日宣布,其數(shù)字和定制/模擬流程在Intel的18A工藝技術(shù)上成功通過認證。這一里程碑式的成就意味著Cadence的設(shè)計IP將全面支持Intel的代工廠在這一關(guān)鍵節(jié)點上的工作,并提
2024-02-27 14:02:18160

已全部加載完成