完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga設(shè)計(jì)
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
文章:348個(gè) 瀏覽:26452次 帖子:90個(gè)
關(guān)于賽靈思高層次綜合工具加速FPGA設(shè)計(jì)的介紹和分享
Vivado HLS配合C語(yǔ)言等高級(jí)語(yǔ)言能幫助您在FPGA上快速實(shí)現(xiàn)算法。 高層次綜合(HLS)是指自動(dòng)綜合最初用C、C++或SystemC語(yǔ)言描述的數(shù)...
2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)觸發(fā)器數(shù)據(jù)流 1353 0
關(guān)于利用Device DNA實(shí)現(xiàn)FPGA設(shè)計(jì)的介紹和說(shuō)明
Xilinx所有的FPGA器件都有Device DNA,這是一個(gè)57bit的二進(jìn)制序列,在器件生產(chǎn)的時(shí)候燒死到芯片里面,每個(gè)芯片都是唯一的。這個(gè)序列,用...
2019-10-12 標(biāo)簽:芯片FPGA設(shè)計(jì) 1340 0
直接擴(kuò)頻通信同步系統(tǒng)的xilinx FPGA設(shè)計(jì)原理分析
對(duì)直接擴(kuò)頻通信同步系統(tǒng)進(jìn)行了研究,使用PN碼作為擴(kuò)頻序列,利用其良好的自相關(guān)性,提出一種新式的滑動(dòng)相關(guān)法使收發(fā)端同步,并給出該系統(tǒng)的FPGA實(shí)現(xiàn)方法...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計(jì)通信 1299 0
防止FPGA設(shè)計(jì)被盜版:高性?xún)r(jià)比認(rèn)證方案有效保護(hù)基于SRAM
防止FPGA設(shè)計(jì)被盜版:高性?xún)r(jià)比認(rèn)證方案有效保護(hù)基于SRAM的FPGA設(shè)計(jì)IP 應(yīng)用筆記介紹了FPGA (現(xiàn)場(chǎng)可編程門(mén)陣列)及其如何保護(hù)系統(tǒng)的關(guān)鍵功...
2010-01-10 標(biāo)簽:FPGA設(shè)計(jì) 1262 0
為何TI的GPMC并口,更常被用于連接FPGA、ADC?我給出3個(gè)理由
1GPMC并口簡(jiǎn)介GPMC(GeneralPurposeMemoryController)是TI處理器特有的通用存儲(chǔ)器控制器接口,是AM335x、AM4...
2022-05-27 標(biāo)簽:armFPGA設(shè)計(jì)嵌入式主板 1251 0
基于FPGA設(shè)計(jì)時(shí)效仿真技術(shù)的驗(yàn)證以及其應(yīng)用
隨著FPGA器件體積和復(fù)雜性的不斷增加,設(shè)計(jì)工程師越來(lái)越需要有效的驗(yàn)證方。時(shí)序仿真可以是一種能發(fā)現(xiàn)最多問(wèn)題的驗(yàn)證方法,但對(duì)許多設(shè)計(jì)來(lái)說(shuō),它 常常是最困難...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計(jì)時(shí)效仿真 1249 0
電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)是基于可編程器件( PLD) 的數(shù)字電子系統(tǒng)設(shè)計(jì), 它是進(jìn)行系統(tǒng)芯片集成的新設(shè)計(jì)方法, 也正在快速地取代基于PCB板的傳統(tǒng)設(shè)...
2020-01-18 標(biāo)簽:FPGA設(shè)計(jì)LED顯示屏eda 1249 0
關(guān)于FPGA設(shè)計(jì)的8大重要知識(shí)點(diǎn)
1. 面積與速度的平衡與互換 這里的面積指一個(gè)設(shè)計(jì)消耗FPGA/CPLD的邏輯資源的數(shù)量,對(duì)于FPGA可以用消耗的FF(觸發(fā)器)和LUT(查找表)來(lái)衡...
2022-02-10 標(biāo)簽:FPGA設(shè)計(jì) 1231 0
采用單芯片加密設(shè)計(jì)流程的PolarFire FPGA器件
安全當(dāng)前已成為各垂直市場(chǎng)所有設(shè)計(jì)的當(dāng)務(wù)之急。今天,有進(jìn)一步證據(jù)向系統(tǒng)架構(gòu)師和設(shè)計(jì)人員證明,使用Microchip Technology Inc.(美國(guó)微...
2023-09-05 標(biāo)簽:FPGA設(shè)計(jì)加速器單芯片 1220 0
關(guān)于FPGA設(shè)計(jì)中的亞穩(wěn)態(tài)及其緩解措施的分析和介紹
在進(jìn)行FPGA設(shè)計(jì)時(shí),往往只關(guān)心“0”和“1”兩種狀態(tài)。然而在工程實(shí)踐中,除了“0”、“1”外還有其他狀態(tài),亞穩(wěn)態(tài)就是其中之一。亞穩(wěn)態(tài)是指觸發(fā)器或鎖存器...
2019-10-06 標(biāo)簽:濾波器FPGA設(shè)計(jì)同步器 1208 0
虹科干貨 | 如何測(cè)試與驗(yàn)證復(fù)雜的FPGA設(shè)計(jì)(3)——硬件測(cè)試
仿真和驗(yàn)證是開(kāi)發(fā)任何高質(zhì)量的基于FPGA的RTL編碼過(guò)程的基礎(chǔ)。在前文中,我們介紹了面向?qū)嶓w/塊的仿真,并介紹了如何在虹科的IP核中執(zhí)行面向全局的仿真。...
2022-06-18 標(biāo)簽:FPGA設(shè)計(jì) 1194 0
關(guān)于4路視頻合成系統(tǒng)的FPGA設(shè)計(jì)的分析和應(yīng)用
隨著人們?cè)絹?lái)越注重安全問(wèn)題,監(jiān)控開(kāi)始向小型化、家庭化發(fā)展。為了實(shí)現(xiàn)全方位多角度監(jiān)控,需要采用多路攝像及多個(gè)顯示器來(lái)顯示實(shí)時(shí)信息,同時(shí)多路存儲(chǔ)的容量需求比...
2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)數(shù)據(jù)處理視頻處理 1176 0
成功解決FPGA設(shè)計(jì)時(shí)序問(wèn)題的三大要點(diǎn)
FPGA的設(shè)計(jì)與高速接口技術(shù)可以幫助你滿足今天的市場(chǎng)要求,但也提出了一些有趣的設(shè)計(jì)挑戰(zhàn)。為了確保存儲(chǔ)器接口的數(shù)據(jù)傳輸準(zhǔn)確,在超過(guò)200兆赫茲以上,進(jìn)行時(shí)...
2017-11-25 標(biāo)簽:FPGA設(shè)計(jì) 1154 0
關(guān)于FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及其應(yīng)用原則分析和介紹
FPGA設(shè)計(jì)和驗(yàn)證工程師當(dāng)今面臨的最大挑戰(zhàn)之一是時(shí)間和資源制約。隨著FPGA在速度、密度和復(fù)雜性方面的增加,完成一個(gè)完整時(shí)序驗(yàn)證對(duì)人力和計(jì)算機(jī)處理器、存...
2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)存儲(chǔ)器時(shí)序 1147 0
FPGA設(shè)計(jì)的基本原則、技巧與時(shí)序電路設(shè)計(jì)
FPGA設(shè)計(jì)的基本原則 面積與速度折衷原則 面積和速度是ASIC芯片設(shè)計(jì)中一對(duì)相互制約、影響成本和性能的指標(biāo),貫穿FPGA設(shè)計(jì)的始終。在FPGA設(shè)計(jì)中,...
2017-11-25 標(biāo)簽:FPGA設(shè)計(jì) 1034 0
fpga跨時(shí)鐘域通信時(shí),慢時(shí)鐘如何讀取快時(shí)鐘發(fā)送過(guò)來(lái)的數(shù)據(jù)?
fpga跨時(shí)鐘域通信時(shí),慢時(shí)鐘如何讀取快時(shí)鐘發(fā)送過(guò)來(lái)的數(shù)據(jù)? 在FPGA設(shè)計(jì)中,通常需要跨時(shí)鐘域進(jìn)行數(shù)據(jù)通信。跨時(shí)鐘域通信就是在不同的時(shí)鐘域之間傳輸數(shù)據(jù)...
2023-10-18 標(biāo)簽:FPGA設(shè)計(jì)fifo緩存器 948 0
模塊化FPGA設(shè)計(jì)在某雷達(dá)接收機(jī)中的應(yīng)用
模塊化FPGA設(shè)計(jì)在某雷達(dá)接收機(jī)中的應(yīng)用 0 引言 目前基于FPGA和DSP結(jié)構(gòu)的軟件無(wú)線電技術(shù)被廣泛應(yīng)用在數(shù)字接...
2009-11-24 標(biāo)簽:FPGA設(shè)計(jì) 931 0
新思科技將HAPS糾錯(cuò)可見(jiàn)度提升100倍
全球領(lǐng)先的電子器件和系統(tǒng)設(shè)計(jì)、驗(yàn)證和制造軟件及知識(shí)產(chǎn)權(quán)(IP)供應(yīng)商新思科技公司日前宣布:為其HAPS?基于FPGA原型系統(tǒng)的用戶推出新版的Deep T...
2012-05-02 標(biāo)簽:fpga設(shè)計(jì)新思科技haps 930 0
圖像自適應(yīng)分段線性拉伸算法的FPGA設(shè)計(jì)
由于紅外圖像的成像機(jī)理以及紅外成像自身的原因,紅外圖像有對(duì)比度低、圖像較模糊、噪聲大等特點(diǎn)。因此抑止噪聲,提高圖像信噪比,以及調(diào)整紅外圖像對(duì)比度,以利于...
2017-11-25 標(biāo)簽:FPGA設(shè)計(jì) 923 0
vivado全新設(shè)計(jì)套件發(fā)布會(huì)現(xiàn)場(chǎng)視頻
賽靈思(Xilinx)公司宣布推出全新的Vivado設(shè)計(jì)套件。Xilinx全球高級(jí)副總裁湯立人表示,Vivado不是已有15年歷史的ISE設(shè)計(jì)套件的再升...
2012-06-19 標(biāo)簽:FPGA設(shè)計(jì)vivado 906 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |